[发明专利]一种分时调度DSP算法的方法和系统有效
申请号: | 201610897849.2 | 申请日: | 2016-10-14 |
公开(公告)号: | CN106502775B | 公开(公告)日: | 2019-08-23 |
发明(设计)人: | 余智超 | 申请(专利权)人: | 福州瑞芯微电子股份有限公司 |
主分类号: | G06F9/48 | 分类号: | G06F9/48;G06F9/50 |
代理公司: | 福州市景弘专利代理事务所(普通合伙) 35219 | 代理人: | 林祥翔;吕元辉 |
地址: | 350003 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种分时调度DSP算法的方法和系统,所述方法包括以下步骤:首先主控单元在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;而后主控单元确定配置信息,并将配置信息发送至数字信号处理器;而后数字信号处理器获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元。本发明可以解决现有DSP在运行DSP算法时效能低、运算速度差等问题。 | ||
搜索关键词: | 一种 分时 调度 dsp 算法 方法 系统 | ||
【主权项】:
1.一种分时调度DSP算法的系统,其特征在于,所述系统包括芯片和外部存储单元,所述芯片与外部存储单元连接;所述芯片包括主控单元、数字信号处理器、第一存储单元,所述主控单元与第一存储单元连接,所述数字信号处理器与主控单元连接,所述主控单元与数字信号处理器连接;所述数字信号处理器包括第二存储单元;所述外部存储单元用于存储至少一个DSP算法的运行代码;所述主控单元用于在接收到启动指令后,将外部存储单元所存储的DSP算法的运行代码全部加载至第一存储单元;所述主控单元还用于确定配置信息,并将配置信息发送至数字信号处理器,所述配置信息包括工作请求类型与DSP算法的运行代码在第一存储单元中的存储地址的对应关系;所述数字信号处理器用于获取当前工作请求类型,根据配置信息确定当前工作请求类型对应的DSP算法的运行代码在第一存储单元中的存储地址,并根据所确定的存储地址从第一存储单元中加载该存储地址对应的DSP算法的运行代码至第二存储单元,并运行第二存储单元中的DSP算法的运行代码,将运行结果发送至主控单元;所述第一存储单元为DDR,第二存储单元为数字信号处理器内部的高速缓存单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州瑞芯微电子股份有限公司,未经福州瑞芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610897849.2/,转载请声明来源钻瓜专利网。