[发明专利]数据存储高速串行接口可测性结构及其FPGA通路测试方法有效

专利信息
申请号: 201610898204.0 申请日: 2016-10-14
公开(公告)号: CN106407060B 公开(公告)日: 2019-04-26
发明(设计)人: 杨硕;周津;杨阳;何全 申请(专利权)人: 天津津航计算技术研究所
主分类号: G06F11/22 分类号: G06F11/22
代理公司: 中国兵器工业集团公司专利中心 11011 代理人: 刘东升
地址: 300308 天津*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种数据存储高速串行接口可测性结构及其FPGA通路测试方法,属于数据存储技术领域。本发明提供的一种数据存储高速串行接口可测性结构及其FPGA通路测试方法,不采用对高速串行线路进行加测试点、引出额外线路等影响信号完整性的方法,通过灵活布置通道2选1芯片,将FPGA芯片控制SATA控制器芯片的通路切换到SATA接口,实现了FPGA通路的可测性,便于用SATA协议分析仪对FPGA通路进行通路信号完整性和SATA协议分析。
搜索关键词: 数据 存储 高速 串行 接口 可测性 结构 及其 fpga 通路 测试 方法
【主权项】:
1.一种数据存储高速串行接口可测性结构,其特征在于,包括数据源接口、FPGA芯片、第一通道2选1芯片(B)、第二通道2选1芯片(A)、第三通道2选1芯片(C)、SATA接口、SATA控制器芯片以及FLASH芯片;所述数据源接口用于为FPGA芯片提供数据来源,所述第二通道2选1芯片(A)位于第一通道2选1芯片(B)和SATA控制器芯片之间,所述第三通道2选1芯片(C)位于SATA接口与第一通道2选1芯片(B)之间;所述FPGA芯片通过第一通道2选1芯片(B)的0通道、第二通道2选1芯片(A)的1通道和第三通道2选1芯片(C)的1通道与SATA接口互联,以实现FPGA通路的可测性;具体而言,FPGA芯片用于:通过控制通道切换,构建以下FPGA芯片读写FLASH芯片的数据传递路径:数据源接口—FPGA芯片—第一通道2选1芯片(B)的0通道—第二通道2选1芯片(A)的0通道—SATA控制器芯片—FLASH芯片;通过控制通道切换,构建以下PC设备读写FLASH芯片的数据传递路径:SATA接口—第三通道2选1芯片(C)的0通道—第一通道2选1芯片(B)的1通道—第二通道2选1芯片(A)的0通道—SATA控制器芯片—FLASH芯片;并通过控制通道切换,构建以下FPGA通路测试数据传递路径:数据源接口—FPGA芯片—第一通道2选1芯片(B)的0通道—第二通道2选1芯片(A)的1通道—第三通道2选1芯片(C)的1通道—SATA接口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610898204.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top