[发明专利]数据存储高速串行接口可测性结构及其FPGA通路测试方法有效
申请号: | 201610898204.0 | 申请日: | 2016-10-14 |
公开(公告)号: | CN106407060B | 公开(公告)日: | 2019-04-26 |
发明(设计)人: | 杨硕;周津;杨阳;何全 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 刘东升 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种数据存储高速串行接口可测性结构及其FPGA通路测试方法,属于数据存储技术领域。本发明提供的一种数据存储高速串行接口可测性结构及其FPGA通路测试方法,不采用对高速串行线路进行加测试点、引出额外线路等影响信号完整性的方法,通过灵活布置通道2选1芯片,将FPGA芯片控制SATA控制器芯片的通路切换到SATA接口,实现了FPGA通路的可测性,便于用SATA协议分析仪对FPGA通路进行通路信号完整性和SATA协议分析。 | ||
搜索关键词: | 数据 存储 高速 串行 接口 可测性 结构 及其 fpga 通路 测试 方法 | ||
【主权项】:
1.一种数据存储高速串行接口可测性结构,其特征在于,包括数据源接口、FPGA芯片、第一通道2选1芯片(B)、第二通道2选1芯片(A)、第三通道2选1芯片(C)、SATA接口、SATA控制器芯片以及FLASH芯片;所述数据源接口用于为FPGA芯片提供数据来源,所述第二通道2选1芯片(A)位于第一通道2选1芯片(B)和SATA控制器芯片之间,所述第三通道2选1芯片(C)位于SATA接口与第一通道2选1芯片(B)之间;所述FPGA芯片通过第一通道2选1芯片(B)的0通道、第二通道2选1芯片(A)的1通道和第三通道2选1芯片(C)的1通道与SATA接口互联,以实现FPGA通路的可测性;具体而言,FPGA芯片用于:通过控制通道切换,构建以下FPGA芯片读写FLASH芯片的数据传递路径:数据源接口—FPGA芯片—第一通道2选1芯片(B)的0通道—第二通道2选1芯片(A)的0通道—SATA控制器芯片—FLASH芯片;通过控制通道切换,构建以下PC设备读写FLASH芯片的数据传递路径:SATA接口—第三通道2选1芯片(C)的0通道—第一通道2选1芯片(B)的1通道—第二通道2选1芯片(A)的0通道—SATA控制器芯片—FLASH芯片;并通过控制通道切换,构建以下FPGA通路测试数据传递路径:数据源接口—FPGA芯片—第一通道2选1芯片(B)的0通道—第二通道2选1芯片(A)的1通道—第三通道2选1芯片(C)的1通道—SATA接口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610898204.0/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置