[发明专利]一种基于FPGA的Robinson滤波的设计方法在审
申请号: | 201610919283.9 | 申请日: | 2016-10-21 |
公开(公告)号: | CN106570230A | 公开(公告)日: | 2017-04-19 |
发明(设计)人: | 郑鑫 | 申请(专利权)人: | 中国航空工业集团公司洛阳电光设备研究所 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;H03H17/02 |
代理公司: | 西北工业大学专利中心61204 | 代理人: | 王鲜凯 |
地址: | 471099 *** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于FPGA的Robinson滤波的设计方法,采用6个FIFO存储器依次连接,输入数据indatabus从依此6个FIFO读出,每个时钟输入数据和6个FIFO读出的数据形成图像相邻7行同一列数据,7个数据依次进入对应寄存器比较大小,每个时钟产生同一时刻的最大值,与当前像素值比较,输出滤波结果。本发明实现的Robinson滤波为水平垂直方向,尺寸为7×7像素,模板为边缘的24个像素。全部硬件工作在像素时钟的同步状态,每个时钟周期只有2个寄存器数值的一级比较,有利于提高时钟频率。本发明接口简单,具有实时性、通用性的特点,适用于在FPGA中实现Robinson滤波功能。 | ||
搜索关键词: | 一种 基于 fpga robinson 滤波 设计 方法 | ||
【主权项】:
一种基于FPGA的Robinson滤波的设计方法,其特征在于步骤如下:步骤1:建立6个FIFO存储器,输入数据写入第1个FIFO,从第1个FIFO读出再写入第2个FIFO,从第2个FIFO读出再写入第3个FIFO,依此类推,直到从第6个FIFO读出;步骤2:每个时钟输入数据和6个FIFO读出的数据形成图像相邻7行同一列数据,7个数据依次进入对应寄存器比较大小;步骤3:每个时钟产生9个最大值,分别对应第1行、第7行、第1列、第2列、第3列、第4列、第5列、第6列、第7列;步骤4:每个时钟产生同一时刻的第1行、第7行、第1列、第7列的最大值,与当前像素值比较,输出滤波结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司洛阳电光设备研究所,未经中国航空工业集团公司洛阳电光设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610919283.9/,转载请声明来源钻瓜专利网。