[发明专利]具有电阻减小的互连件的存储器件有效
申请号: | 201610980446.4 | 申请日: | 2016-11-08 |
公开(公告)号: | CN106683697B | 公开(公告)日: | 2019-12-20 |
发明(设计)人: | 萨希尔·普里特·辛格 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063 |
代理公司: | 11409 北京德恒律治知识产权代理有限公司 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 中国台湾;TW |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一些实施例中,存储器件包括通常在存储单元的行上方彼此平行延伸的第一导线和第二导线。第一导线和第二导线设置在第一互连层中并且连接至该行的存储单元。第一多个导线段设置在第二互连层中,第二互连层设置在第一互连层上方。第一多个导线段的导线段连接至第一导线上的不同位置并且与第一导线并联连接。第二多个导线段设置在第二导线上方。第二多个导线段的导线段连接至第二导线上的不同位置并且与第二导线并联连接。 | ||
搜索关键词: | 具有 电阻 减小 互连 存储 器件 | ||
【主权项】:
1.一种存储器件,包括:/n第一导线和第二导线,通常在存储单元的行或列上方彼此平行延伸,所述第一导线和所述第二导线设置在第一互连层中并且连接至所述行或所述列的所述存储单元;/n第一多个导线段,设置在第二互连层中,所述第二互连层设置在所述第一互连层上方,其中,所述第一多个导线段的导线段连接至所述第一导线上的不同位置并且与所述第一导线并联连接;以及/n第二多个导线段,设置在所述第二导线上方,其中,所述第二多个导线段的导线段连接至所述第二导线上的不同位置并且与所述第二导线并联连接;/n其中,所述第一导线和所述第二导线的每根均具有第一最小线宽,而所述第一多个导线段和所述第二多个导线段的导线段具有大于所述第一最小线宽的第二最小线宽。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610980446.4/,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件
- 下一篇:存储器件及其操作方法