[发明专利]一种基带信号增益平衡的数字化校准方法有效
申请号: | 201611036654.5 | 申请日: | 2016-11-15 |
公开(公告)号: | CN106788355B | 公开(公告)日: | 2020-04-28 |
发明(设计)人: | 李立功;薛晓男;刘亮;李增红;台鑫;马立坤;柳瑞丛 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | H03K7/02 | 分类号: | H03K7/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种基带信号增益平衡的数字化校准方法,通过本地总线将上位机中存储的任意波数据下载到DDR3内存条中,FPGA控制内存条提取任意波数据,经过成型滤波以及内插处理,送入DA进行数模转换,依靠FPGA内部综合的数字乘法器,提前对基带IQ信号的增益平衡进行校准,将调理通路中增益平衡的调节数字化。本发明在FPGA内部综合乘法器,可以简单地通过提高乘法器的位数来提高增益平衡校准的分辨率;FPGA中数字乘法器的使用不受带宽的限制,在高数据率,大基带带宽的条件下使用不受影响;避免了模拟乘法器的使用,缩短了调理通路,减少了调理通路对基带信号频响、群时延以及非线性失真的影响。 | ||
搜索关键词: | 一种 基带 信号 增益 平衡 数字化 校准 方法 | ||
【主权项】:
一种基带信号增益平衡的数字化校准方法,其特征在于,通过本地总线将上位机中存储的任意波数据下载到DDR3内存条中,FPGA控制内存条提取任意波数据,经过成型滤波以及内插处理,送入DA进行数模转换,依靠FPGA内部综合的数字乘法器,提前对基带IQ信号的增益平衡进行校准,将调理通路中增益平衡的调节数字化。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611036654.5/,转载请声明来源钻瓜专利网。