[发明专利]最大化输出循环长度的输出反馈型增量总和调制器有效
申请号: | 201611055408.4 | 申请日: | 2016-11-25 |
公开(公告)号: | CN106650877B | 公开(公告)日: | 2019-08-23 |
发明(设计)人: | 张润曦;石春琦;任兵兵;杨亚;邓晓东;田鹏飞 | 申请(专利权)人: | 华东师范大学 |
主分类号: | G06K19/07 | 分类号: | G06K19/07 |
代理公司: | 上海蓝迪专利商标事务所(普通合伙) 31215 | 代理人: | 徐筱梅;张翔 |
地址: | 200241 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种最大化输出循环长度的输出反馈型增量总和调制器,其采用三个结构相同的输出反馈模块OFM和噪声抵消网络N结构,对于分辨率为n bit的调制器,其输出反馈模块OFM将输出反馈到输入达到最大的输出循环长度23n,能有效降低小数分频频率综合器的杂散。并且采用三级级联的结构能对噪声产生每十倍频60dB的整形,从而降低带内量化噪声。 | ||
搜索关键词: | 最大化 输出 循环 长度 反馈 增量 总和 调制器 | ||
【主权项】:
1.一种最大化输出循环长度的输出反馈型增量总和调制器,其特征在于,该调制器由三个输出反馈模块OFM即第一输出反馈模块OFM1、第二输出反馈模块OFM2、第三输出反馈模块OFM3和噪声抵消网络N组成,其中,第一输出反馈模块OFM1、第二输出反馈模块OFM2及第三输出反馈模块OFM3结构相同,其调制器具体形式为:输出反馈模块OFM由三输入的累加器E、第三延时单元D3、第四延时单元D4和放大器a组成,累加器E的第一个输入端I1为外部输入,第二个输入端I2与第三延时单元D3的输出相连,第三个输入端I3与放大器a的输出相连;累加器E的输出Q与第三延时单元D3的输入相连;累加器E的输出Y与第四延时单元D4的输入相连,第四延时单元D4的输出与放大器a的输入相连;噪声抵消网络N由两个相同的三输入加法器A1、A2与第一延时单元D1、第二延时单元D2组成,第三输出反馈模块OFM3输出Y3与加法器A2的输入端口B及第二延时单元D2的输入相连,第二延时单元D2的输出与第一延时单元D1的输入和加法器A2的输入端口A相连,第二输出反馈模块OFM2输出Y2与加法器A2的输入端口C相连;加法器A2的输出端口D与加法器A1的输入端口B相连,第一延时单元D1的输出与加法器A1的输入端口A相连,第一输出反馈模块OFM1输出Y1与加法器A1的输入端口C相连;加法器A1的输出端口D为整个调制器的输出Yo;第一输出反馈模块OFM1的输入为外部输入X,第一输出反馈模块OFM1的输出Q1与第二输出反馈模块OFM2的第一输入端I1相连,第二输出反馈模块OFM2的输出Q2与第三输出反馈模块OFM3的第一输入端I1相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华东师范大学,未经华东师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611055408.4/,转载请声明来源钻瓜专利网。