[发明专利]基于VPX架构的B码对时方法在审
申请号: | 201611059293.6 | 申请日: | 2016-11-28 |
公开(公告)号: | CN106788950A | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 魏凯;刘志杨;柴营 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;G04R40/00 |
代理公司: | 中国兵器工业集团公司专利中心11011 | 代理人: | 刘东升 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于VPX架构的B码对时方法,属于精确对时技术领域。本发明的VPX架构中存在电源板、交换板和多块刀片主板,刀片间的精确同步和对时,是实现系统负载均衡的前提。B码的接收、守时电路是在交换板的FPGA上实现的,FPGA可以将输入进来的B码解码出年月日时分秒信息。同时FPGA提供PCIE接口连接到交换板的PCIE交换芯片上,该端口作为EP。交换板的CPU作为PCIE交换网络的RC,而刀片设置为NT模式。每个NT(刀片)当需要对时时,通过PCIE总线的NT端口向EP要当前的时间,取到的时间即是经过对时的系统时间。同时FPGA中预留了一个串行RapidIO接口,RapidIO交换机作为B码时统的冗余备份。B码对时方法,对时精度可以达到微秒级,在VPX体系中有很好的应用前景。 | ||
搜索关键词: | 基于 vpx 架构 时方 | ||
【主权项】:
一种基于VPX架构的B码对时方法,其特征在于,包括以下步骤:S1.B码发生器将产生的B码信息以422电平的方式发送到VPX架构的交换板上,交换板上FPGA中的B码解码器将输入进来的B码解出年月日时分秒的时间信息,并恢复出秒脉冲信号,交换板上FPGA中的授时寄存器组接收外部温补晶振发过来的时钟计数,并由秒脉冲信号来做清零处理;S2.将交换板CPU设置为PCIE交换机的根结点RC,将刀片设置为非透明NT模式,FPGA的PCIE端口设置为端点EP模式,所述PCIE端口连接到交换板上的PCIE交换机上;S3.当刀片需要对时时,通过PCIE总线的NT端口向FPGA的PCIE端口要当前的时间,刀片取到的时间即是经过对时的系统时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611059293.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种万向螺钉孔
- 下一篇:一种胫骨近端外侧锁定板