[发明专利]一种具有输入频率自动识别功能的参考环电路及实现方法有效

专利信息
申请号: 201611126919.0 申请日: 2016-11-24
公开(公告)号: CN106712769B 公开(公告)日: 2021-10-08
发明(设计)人: 李柏林;肖江涛;王健;丁朋 申请(专利权)人: 中国电子科技集团公司第四十一研究所
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 青岛智地领创专利代理有限公司 37252 代理人: 陈海滨
地址: 266555 山东省*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种具有输入频率自动识别功能的参考环电路及实现方法,包括:基于CPLD的输入参考频率自动识别技术,通过将参考输入频率分频后对待调谐的100MHz晶振时钟进行计数,将计数值与程序中预设的值比较判断出输入参考信号的频率值,当判定参考频率为1MHz整数倍时,CPLD控制参考环进行锁相操作,当判定参考环频率为1MHz非整数倍时,CPLD控制DAC调整100MHz晶振频率,使计数误差在±1范围内,完成环路的频率锁定,并在主机界面上会显示输入外参考的频率值。本发明通过CPLD的计数功能实现外参考输入频率的自动识别,由软件确定外参考频率值并自动执行锁相或锁频功能,具有电路设计简单、编程灵活方便、可识别任意参考频率值、电路体积小、功耗低等优点。
搜索关键词: 一种 具有 输入 频率 自动识别 功能 参考 电路 实现 方法
【主权项】:
一种具有输入频率自动识别功能的参考环电路,其特征在于,包括:开关S1、开关S2、时钟管理芯片、环路滤波器、100MHz晶振、限幅放大器、反相器、CPLD以及DAC,所述时钟管理芯片、环路滤波器依次串联,所述限幅放大器、反相器、CPLD、DAC依次串联,所述开关S1的输入端与参考输入端口相连,所述开关S1的输出端连接时钟管理芯片和限幅放大器,所述开关S2的输入端与所述环路滤波器和DAC相连,所述开关S2的输出端与所述100MHz晶振相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611126919.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top