[发明专利]一种针对高密度SPAD阵列级模拟信号的读出电路和读出方法有效
申请号: | 201611127998.7 | 申请日: | 2016-12-09 |
公开(公告)号: | CN106657829B | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | 徐跃;罗瑞明;李斌;李鼎;赵庭晨 | 申请(专利权)人: | 南京邮电大学 |
主分类号: | H04N5/357 | 分类号: | H04N5/357;H04N5/378 |
代理公司: | 南京知识律师事务所 32207 | 代理人: | 李湘群 |
地址: | 210023 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种针对高密度SPAD阵列级模拟信号的读出电路和读出方法。电路包含格雷码发生器、3‑8地址译码器、行地址译码器、行局部复位控制电路、多路选择器、相关双采样、模数转换器、时钟和若干像素单元。格雷码发生器为行地址译码器、3‑8地址译码器、多路选择器提供计数信号,行地址译码器通过格雷码控制,输出选通某一行并对其进行操作,全局复位信号、局部复位信号和行地址译码器输出端接在行局部复位控制电路。多路选择器将其输入的8列信号依次选择输出到相关双采样电路,由格雷码发生器提供3位的选通信号,在读出时与多路选择器接相同的控制信号,与行局部复位控制电路配合可以进行局部复位。本发明可以大大减小芯片面积,可以降低噪声。 | ||
搜索关键词: | 一种 针对 高密度 spad 阵列 模拟 信号 读出 电路 方法 | ||
【主权项】:
一种针对高密度SPAD阵列级模拟信号的读出电路,其特征在于包含格雷码发生器、3‑8地址译码器、行地址译码器、行局部复位控制电路、多路选择器、相关双采样、模数转换器、时钟模块和若干像素单元,时钟模块给格雷码发生器提供时钟信号,格雷码发生器为行地址译码器、3‑8地址译码器、多路选择器提供计数信号,行地址译码器通过格雷码控制,可以输出选通某一行并对其进行操作,全局复位信号、局部复位信号和行地址译码器输出端接在行局部复位控制电路,其输出接到每一行像素单元的复位控制模块上,多路选择器用来将其输入的8列信号依次选择输出到相关双采样电路,由格雷码发生器提供3位的选通信号,所有的多路选择器控制信号都相同,多路选择器将整个阵列按列分成若干个组,每组8列连接到多路选择器的输入端,可以达到共用相关双采样的目的,3‑8地址译码器第一个输出端连接到每个组的第一列,第二个输出端连接到每个组的第二列,在全局复位时3‑8地址译码器为全选状态,在读出时与多路选择器接相同的控制信号,与行局部复位控制电路配合可以进行局部复位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京邮电大学,未经南京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611127998.7/,转载请声明来源钻瓜专利网。