[发明专利]一种AXIe‑0总线应变仪及应变测试方法在审
申请号: | 201611241555.0 | 申请日: | 2016-12-29 |
公开(公告)号: | CN106839963A | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 韦建荣;邹璞;张志;董秀军;杨利平 | 申请(专利权)人: | 北京航天测控技术有限公司 |
主分类号: | G01B7/16 | 分类号: | G01B7/16 |
代理公司: | 工业和信息化部电子专利中心11010 | 代理人: | 吴永亮 |
地址: | 100041 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种AXIe‑0总线应变仪及应变测试方法,该应变仪包括AXIe接口、ARM处理器、同步触发模块、FPGA逻辑及前端处理模块;前端处理模块包括N个信号采集通道,用于在对应的逻辑的控制下,使N个应变片在产生应变时分别输出第一数字信号和模拟电压信号,并对N个第一数字信号进行通道识别得到通道识别结果,对N个模拟电压信号进行调理得到N个第二数字信号,并将通道识别结果和N个第二数字信号发送至FPGA逻辑。本发明提供的AXIe‑0总线应变仪可实现多个通道的应变信号测量,具有总线同步与触发功能,保证AXIe机箱中的每个模块都可以同步工作。 | ||
搜索关键词: | 一种 axie 总线 应变 测试 方法 | ||
【主权项】:
一种AXIe‑0总线应变仪,其特征在于,包括:AXIe接口、ARM处理器、同步触发模块、FPGA逻辑及前端处理模块;所述ARM处理器,用于通过所述AXIe接口接收指令信号,对所述指令信号进行解析得到指令数据并发送至所述FPGA逻辑;所述同步触发模块,用于通过所述AXIe接口接收时钟信号和触发信号,对所述时钟信号和所述触发信号进行同步处理,得到同步时钟信号和同步触发信号,并发送至所述FPGA逻辑;所述FPGA逻辑,用于接收所述ARM处理器发送的指令数据、及所述同步触发模块发送的同步时钟信号和同步触发信号,触发对应的逻辑,以实现对所述前端处理模块的控制;所述前端处理模块,包括N个信号采集通道,用于在所述对应的逻辑的控制下,使N个电桥传感器在产生应变时分别输出第一数字信号和模拟电压信号;以及对N个所述第一数字信号进行通道识别得到通道识别结果,对N个所述模拟电压信号进行调理得到N个第二数字信号,并将所述通道识别结果和N个所述第二数字信号发送至所述FPGA逻辑;其中N为正整数;所述FPGA逻辑,还用于根据所述通道识别结果和N个所述第二数字电压信号,得到具有通道识别编号的数字电压信号后写入所述FPGA逻辑;所述ARM处理器,还用于读取所述FPGA逻辑的所述具有通道识别编号的数字电压信号,并通过AXIe接口发送外界。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航天测控技术有限公司,未经北京航天测控技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611241555.0/,转载请声明来源钻瓜专利网。