[发明专利]数字示波器及数字示波器的自校准方法有效
申请号: | 201611243329.6 | 申请日: | 2016-12-29 |
公开(公告)号: | CN108254608B | 公开(公告)日: | 2022-04-05 |
发明(设计)人: | 史慧;王悦;王铁军;李维森 | 申请(专利权)人: | 北京普源精电科技有限公司 |
主分类号: | G01R13/02 | 分类号: | G01R13/02;G01R35/00 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 王天尧;汤在彦 |
地址: | 102206 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种数字示波器及数字示波器的自校准方法,在该数字示波器中包括多个前端模拟电路,每一前端模拟电路中,衰减网络输出端连接开关模块第一输入端,开关模块输出端连接放大电路输入端;各前端模拟电路的衰减网络输入端分别接入一路数字示波器输入信号;各前端模拟电路的放大电路输出端分别连接模数转换模块的一个输入端;模数转换模块输出端连接FPGA处理模块输入端;FPGA处理模块输出端连接CPU处理模块输入端;CPU处理模块的多个输出端分别连接各前端模拟电路的开关模块控制端、校准信号模块控制端和模数转换模块控制端;校准信号模块的多个输出端分别连接各前端模拟电路的开关模块第二输入端。本发明可实现数字示波器的自动相位校准。 | ||
搜索关键词: | 数字 示波器 校准 方法 | ||
【主权项】:
1.一种数字示波器,其特征在于,包括:多个前端模拟电路,模数转换模块,FPGA处理模块,CPU处理模块,校准信号模块;每一前端模拟电路包括衰减网络、开关模块和放大电路;在每一前端模拟电路中,衰减网络输出端连接至开关模块第一输入端,开关模块输出端连接至放大电路输入端;各前端模拟电路的衰减网络输入端分别接入一路数字示波器输入信号;各前端模拟电路的放大电路输出端分别连接至模数转换模块的一个输入端;模数转换模块输出端连接至FPGA处理模块输入端;FPGA处理模块输出端连接至CPU处理模块输入端;CPU处理模块的多个输出端分别连接至各前端模拟电路的开关模块控制端、校准信号模块控制端和模数转换模块控制端;校准信号模块的多个输出端分别连接至各前端模拟电路的开关模块第二输入端;CPU处理模块用于控制各前端模拟电路的开关模块在自校准时切换至校准信号输入,控制校准信号模块产生多路相位相同的校准信号,对模数转换模块输出的各路数据进行相位校准。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京普源精电科技有限公司,未经北京普源精电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611243329.6/,转载请声明来源钻瓜专利网。