[发明专利]用于改善连续的事务性存储器区的吞吐量的系统、方法和装置有效
申请号: | 201611248361.3 | 申请日: | 2013-06-14 |
公开(公告)号: | CN106648554B | 公开(公告)日: | 2019-09-03 |
发明(设计)人: | O·M·沙克;R·拉吉瓦尔;P·卡普瑞奥利;M·M·艾尔-奥图姆 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及用于改善连续的事务性存储器区的吞吐量的系统、方法和装置。描述了用于使用TM区指示符(或颜色)来改善TM吞吐量的系统、装置和方法。通过使用TM区指示符,较年轻的TM区可以在等待较老的区提交的时候使这些较年轻的TM区的指令被引退。 | ||
搜索关键词: | 用于 改善 连续 事务性 存储器 吞吐量 系统 方法 装置 | ||
【主权项】:
1.一种用于计算机的系统,包括:多个核,用于执行同步多线程化,所述多个核中的至少一个核用于执行多个线程的指令的无序指令执行;要在所述多个核中的两个或更多个核之间共享的至少一个共享高速缓存电路;所述多个核中的至少一个核包括:指令取出电路,用于取出所述线程中的一个或多个线程的指令;指令解码电路,用于解码所取出的指令;寄存器重命名电路,用于重命名寄存器组的寄存器;指令高速缓存,用于存储要被执行的指令;数据高速缓存,用于存储数据;至少一个缓冲器,用于存储与加载指令和存储指令相关联的条目;事务处理电路,用于处理指令的事务区,所述指令包括与所述事务区相关联的加载指令和存储指令中的一个或多个,所述事务处理电路用于处理事务开始指令与事务结束指令,所述事务开始指令指示指令的所述事务区的开始,所述事务结束指令指示指令的所述事务区的结束;所述事务处理电路用于分配事务标识符以便在事务区之间区分;事务检查点电路,用于响应于指令的所述事务区的所述开始而存储架构状态;事务状态电路,用于存储与第一事务相关联的可编程失败指示,其中所述第一事务基于其相关联的失败指示而失败,且其中所述可编程失败指示用于响应于所述第一事务加载的数据被第二事务修改而指示失败;以及用于响应于所述第一事务的失败来恢复所述事务检查点电路所存储的架构状态的电路;存储器控制器,用于将所述多个核耦合至系统存储器;以及至少一个共享高速缓存,用于在所述多个核中的两个或更多个核之间共享。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611248361.3/,转载请声明来源钻瓜专利网。