[实用新型]一种有返校的DCF77信号模件有效

专利信息
申请号: 201620614932.X 申请日: 2016-06-21
公开(公告)号: CN205754363U 公开(公告)日: 2016-11-30
发明(设计)人: 吴军;陈栩;李进;王学虎;胡理策;蔡晶晶;吴参林;钱鸿 申请(专利权)人: 南京大全自动化科技有限公司
主分类号: H04J3/06 分类号: H04J3/06
代理公司: 无锡互维知识产权代理有限公司 32236 代理人: 庞聪雅
地址: 211100 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开一种有返校的DCF77信号模件,包括FPGA芯片和RS485芯片,FPGA芯片分别与RS485芯片的发送端和接收端连接,FPGA芯片包括DCF77解码模块、延迟补偿模块和UART模块以及第一I/O接口、第二I/O接口、第三I/O接口、第四I/O接口、第五I/O接口和第六I/O接口,多模光纤发送头通过第三I/O接口和DCF77解码模块连接,DCF77解码模块通过第二I/O接口和输入1PPS的总线连接,DCF77解码模块通过第四I/O接口和输入时间信息的总线连接,延迟补偿模块通过第一I/O接口和输入DCF77码的总线连接,延迟补偿模块与第六I/O接口连接,DCF77解码模块运行状态模块连接,运行状态模块和UART模块连接,UART模块和第五I/O接口连接。本实用新型具有返校功能,保证到到被授时设备的时间准确。
搜索关键词: 一种 返校 dcf77 信号 模件
【主权项】:
一种有返校的DCF77信号模件,其特征在于,包括FPGA芯片和RS485芯片,所述FPGA芯片与EPT端子连接,所述FPGA芯片分别与RS485芯片的发送端和接收端连接,所述接收端设有第一输入端口和第二输入端口,所述发送端设有第一输出端口和第二输出端口,所述FPGA芯片包括DCF77解码模块、相位比较模块、时间信息反校验模块、延迟补偿模块、运行状态模块和UART模块以及第一I/O接口、第二I/O接口、第三I/O接口、第四I/O接口、第五I/O接口和第六I/O接口,所述RS485芯片的发送端通过第三I/O接口和DCF77解码模块连接,所述DCF77解码模块分别与相位比较模块和时间信息反校验模块连接,所述相位比较模块通过第二I/O接口和输入1PPS的总线连接,所述时间信息反校验模块通过第四I/O接口和输入时间信息的总线连接,所述延迟补偿模块通过第一I/O接口和输入DCF77码的总线连接,所述延迟补偿模块与第六I/O接口连接,所述相位比较模块和时间信息反校验模块分别与运行状态模块连接,所述运行状态模块和UART模块连接,所述UART模块通过第五I/O接口与EPT端子连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京大全自动化科技有限公司,未经南京大全自动化科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201620614932.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top