[实用新型]一种基于国产FPGA的MIPI接口信号电平转换电路有效
申请号: | 201620773961.0 | 申请日: | 2016-07-21 |
公开(公告)号: | CN206039509U | 公开(公告)日: | 2017-03-22 |
发明(设计)人: | 葛庆国 | 申请(专利权)人: | 广东高云半导体科技股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H04N5/765 |
代理公司: | 济南金迪知识产权代理有限公司37219 | 代理人: | 吕利敏 |
地址: | 528303 广东省佛山市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种基于国产FPGA的MIPI接口信号电平转换电路,包括GW1N‑4型国产FPGA芯片、MIPI的CSI接口电阻匹配电路和MIPI的DSI接口电阻匹配电路。本实用新型针对FPGA与MIPI接口间的信号电平转换方案的不足,通过合理电阻匹配网络实现FPGA与MIPI接口间信号电平转,省掉了电平转换芯片,降低了成本、空间、电路复杂度等,提高了接口电路的通用性和可移植性。 | ||
搜索关键词: | 一种 基于 国产 fpga mipi 接口 信号 电平 转换 电路 | ||
【主权项】:
一种基于国产FPGA的MIPI接口信号电平转换电路,其特征在于,所述电平转换电路包括GW1N‑4型国产FPGA芯片、MIPI的CSI接口电阻匹配电路和MIPI的DSI接口电阻匹配电路;所述CSI接口电阻匹配电路包括电阻R1、电阻R2;MIPI_I_P差分正极性信号接收信号传送到所述FPGA芯片中的I/O时分为HS_I_P高速信号和LP_I_P低速信号;MIPI_I_N差分正极性信号接收信号传送到所述FPGA芯片中的I/O时分为HS_I_N高速信号和LP_I_N低速信号;HS_I_P高速信号和HS_I_N高速信号与所述FPGA芯片中Bank0的LVDS25I/O接口相连;通过电阻R1连接MIPI_I_P差分正极性信号到所述FPGA芯片中Bank1的LVCMOS12I/O接口,所述电阻R1的阻值范围30Ω~75Ω;通过电阻R2连接MIPI_I_N差分正极性信号到所述FPGA芯片中Bank1的LVCMOS12I/O接口,所述电阻R2阻值范围30Ω~75Ω;所述DSI接口电阻匹配电路包括电阻R4、电阻R5、电阻R6、电阻R7;通过电阻R4连接MIPI_O_P信号到所述FPGA芯片中Bank2的LVDS25I/O接口,电阻R4的阻值范围100Ω~400Ω;通过电阻R5连接MIPI_O_N信号到所述FPGA芯片中Bank2的LVDS25I/O接口,电阻R5阻值范围100Ω~400Ω;通过电阻R6连接MIPI_O_P信号到所述FPGA芯片中Bank3的LVCMOS12I/O接口,电阻R6阻值范围30Ω~75Ω;通过电阻R7连接MIPI_O_N信号到所述FPGA芯片中Bank3的LVCMOS12I/O接口,阻R7阻值范围30Ω~75Ω。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东高云半导体科技股份有限公司,未经广东高云半导体科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620773961.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种抗静电干扰的LVDS电路系统
- 下一篇:一种基于PCIE的通信板