[实用新型]一种基于FPGA的可重构多通道数字下变频系统有效
申请号: | 201620787757.4 | 申请日: | 2016-07-25 |
公开(公告)号: | CN205883168U | 公开(公告)日: | 2017-01-11 |
发明(设计)人: | 申请(专利权)人: | ||
主分类号: | H03D7/00 | 分类号: | H03D7/00;H04B1/16 |
代理公司: | 南京钟山专利代理有限公司32252 | 代理人: | 戴朝荣 |
地址: | 210031 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种基于FPGA的可重构多通道数字下变频系统,所述系统包括依次相连的IQ信号生成链路、混频链路、降频模块以及半带滤波器组件,所述IQ信号生成链路的输出端包括I信号输出端和Q信号输出端;所述混频链路包括与所述I信号输出端和所述Q信号输出端分别相连的第一乘法器和第二乘法器,所述第一乘法器和所述第二乘法器均与DDS相连,所述混频链路的输出端输出差频信号与和频信号;所述降频模块可重构为积分梳状CIC滤波器或者多项抽取滤波器,所述半带滤波器组件包括级联的第一半带滤波器和第二半带滤波器。本实用新型提供的一种基于FPGA的可重构多通道数字下变频系统,能够简化系统架构的体积,并且减少系统架构所需的资源。 | ||
搜索关键词: | 一种 基于 fpga 可重构多 通道 数字 变频 系统 | ||
【主权项】:
一种基于FPGA的可重构多通道数字下变频系统,其特征在于,所述系统包括依次相连的IQ信号生成链路、混频链路、降频模块以及半带滤波器组件,其中:所述IQ信号生成链路的输入端输入回波信号,所述IQ信号生成链路的输出端包括I信号输出端和Q信号输出端;所述混频链路包括与所述I信号输出端和所述Q信号输出端分别相连的第一乘法器和第二乘法器,所述第一乘法器和所述第二乘法器均与直接数字频率合成器DDS相连,所述混频链路的输出端输出差频信号与和频信号;所述降频模块可重构为积分梳状CIC滤波器或者多项抽取滤波器,所述半带滤波器组件包括级联的第一半带滤波器和第二半带滤波器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于,未经许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620787757.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种高度可调节的导卫横梁装置
- 下一篇:一种连铸连轧线的定心导向装置
- 同类专利
- 专利分类