[实用新型]一种顺序使能信号发生电路有效
申请号: | 201620992626.X | 申请日: | 2016-08-29 |
公开(公告)号: | CN205961081U | 公开(公告)日: | 2017-02-15 |
发明(设计)人: | 谢灿华 | 申请(专利权)人: | 谢灿华 |
主分类号: | H03K17/94 | 分类号: | H03K17/94 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310053 浙江省杭州*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种顺序使能信号发生电路,采用两片集成芯片MAX706构成一级、二级使能信号发生电路,其中一片MAX706芯片产生的使能信号输出的同时输入到另一片MAX706的复位信号输入端,当电源上升到高电平时,在第一片MAX706芯片输出为低电平时使第二片MAX706芯片输出也为低电平,当电源稳定一定时间后,第一片MAX706芯片输出为高电平,此时第二片MAX706的复位引脚为高电平,第二片MAX706开始工作,在过一定时间后第二片MAX706芯片输出为高电平,由此第一片MAX706比第二片MAX706先输出有效的使能信号,构成顺序使能信号发生电路。 | ||
搜索关键词: | 一种 顺序 信号 发生 电路 | ||
【主权项】:
一种顺序使能信号发生电路,其特征在于,包括:串联的一级使能信号发生电路(1)和二级使能信号发生电路(2);所述一级使能信号发生电路(1)由集成芯片U1、电阻R2、R3、R5、R6、电容C3、C5构成,电阻R2的一端与电源VCC1相连,另一端与电容C3的一端及集成芯片U1的第1脚相连,电容C3的另一端与地相连;集成芯片U1的第2脚与电源VCC1相连,第3脚与地相连;电阻R3的一端与电源VCC1相连,另一端与电容C5的一端及集成芯片U1的第4脚相连,电容C5的另一端与地相连,电阻R6与电容C5并联;电阻R5的一端与电源VCC1相连,另一端与集成芯片U1的第7脚相连;U1的第7脚在输出一级使能信号的同时与二级使能信号发生电路(2)的集成芯片U2的第一脚相连;所述二级使能信号发生电路(2)由集成芯片U2、电阻R8、R10、R11、电容C9构成,电阻R8的一端与电源VCC1相连,另一端与电容C9的一端及集成芯片U2的第4脚相连,电容C9的另一端与地相连,电阻R11与电容C9并联;集成芯片U2的第2脚与电源VCC1相连,第3脚与地相连;电阻R10的一端与电源VCC1相连,另一端与集成芯片U2的第7脚相连;U2的第7脚在输出二级使能信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于谢灿华,未经谢灿华许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620992626.X/,转载请声明来源钻瓜专利网。