[实用新型]基于FPGA的全能硬件实验箱有效

专利信息
申请号: 201621174134.6 申请日: 2016-11-03
公开(公告)号: CN206471026U 公开(公告)日: 2017-09-05
发明(设计)人: 汪迎;鲁放;冯家慧;王战伟 申请(专利权)人: 郑州大学
主分类号: G09B23/18 分类号: G09B23/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 450000 河南*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于FPGA的全能硬件实验箱,包括FPGA程序生成模块、FPGA程序贮存模块、FPGA芯片、可配置逻辑块(CLB)、电源模块、稳压器、可编程输入输出单元(IOB)、CB模块、接入端、FPGA程序检测模块、SB模块、监测装置、警报装置、状态指示灯、显示器、总线,本实用新型提供了一种基于FPGA的全能硬件实验箱,可编辑输入多种逻辑运算程序,并可重复使用,功能多样,局限性小,且成本较低,不易受损,克服了现有的模电数电实验箱,功能单一、易损害、成本较高的问题,本装置市场潜力大,可以在市场上进行推广。
搜索关键词: 基于 fpga 全能 硬件 实验
【主权项】:
基于FPGA的全能硬件实验箱,包括:FPGA程序生成模块、FPGA程序贮存模块、FPGA芯片、可配置逻辑块(CLB)、电源模块、稳压器、可编程输入输出单元(IOB)、CB模块、接入端、FPGA程序检测模块、SB模块、监测装置、警报装置、状态指示灯、显示器、总线,其特征在于:基于FPGA的全能硬件实验箱的FPGA程序生成模块与FPGA芯片相连,FPGA程序贮存模块与FPGA程序生成模块和FPGA芯片相连,FPGA程序检测模块与FPGA芯片相连,稳压器与电源模块相连,电源模块与FPGA芯片相连,监测装置与FPGA芯片和警报装置相连,警报装置与状态指示灯相连,状态指示灯与FPGA芯片相连,接入端与FPGA芯片相连,显示器与FPGA芯片相连,可配置逻辑块(CLB)、可编程输入输出单元(IOB)和总线为FPGA的三大组成部分,SB模块与CB模块为可配置逻辑块(CLB)的组成部分,FPGA芯片将FPGA程序生成模块中的数据读入芯片内部的RAM中,由RAM完成对可配置逻辑块(CLB)的配置,配置完成后FPGA芯片进入工作状态,完成模电数电实验。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州大学,未经郑州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201621174134.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top