[实用新型]一种驱动MOS薄膜电阻阵的DAC阵列控制电路有效
申请号: | 201621289336.5 | 申请日: | 2016-11-29 |
公开(公告)号: | CN206237382U | 公开(公告)日: | 2017-06-09 |
发明(设计)人: | 黄勇;李蕊;陈挺;孙力 | 申请(专利权)人: | 西安天圆光电科技有限公司 |
主分类号: | H03M1/74 | 分类号: | H03M1/74 |
代理公司: | 陕西增瑞律师事务所61219 | 代理人: | 孙卫增 |
地址: | 710100 陕西省西安市航天*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种驱动MOS薄膜电阻阵的DAC阵列控制电路,包括依次相连接的图像数据FIFO、时序控制电路和DAC阵列;所述DAC阵列为m×n结构,即m个DAC为一组,共有n组;m和n均为不包含0的自然数;每一组中的m个DAC的数据输入端并行连接,n组DAC各自独立与时序控制电路相连接,DAC的通道数量与MOS薄膜电阻阵的模拟信号输入端数量一致,且一一对应;时序控制电路还用于与MOS薄膜电阻阵相连接,时序控制电路为双缓冲控制模式;该一种驱动MOS薄膜电阻阵的DAC阵列控制电路保证了多路DAC数据加载的正确性,提高了图像数据刷新的效率,保证了图像数据DAC转换的可靠性和实时性。 | ||
搜索关键词: | 一种 驱动 mos 薄膜 电阻 dac 阵列 控制电路 | ||
【主权项】:
一种驱动MOS薄膜电阻阵的DAC阵列控制电路,其特征在于,包括依次相连接的图像数据FIFO(1)、时序控制电路(2)和DAC阵列(3);所述DAC阵列(3)为m×n结构,即m个DAC为一组,共有n组;m和n均为不包含0的自然数;每一组中的m个DAC的数据输入端并行连接,n组DAC各自独立与时序控制电路(2)相连接;所述DAC阵列(3)的输出端用于与MOS薄膜电阻阵相连接,DAC的通道数量与MOS薄膜电阻阵的模拟信号输入端数量一致,且一一对应;所述时序控制电路(2)还用于与MOS薄膜电阻阵相连接,所述时序控制电路(2)为双缓冲控制模式;所述图像数据FIFO(1)用于缓冲数字图像数据序列;所述时序控制电路(2)用于从图像数据FIFO(1)中加载数字图像数据,将数字图像数据写入对应的DAC;所述DAC阵列(3)用于接收时序控制电路(2)写入的图像数据,并接收时序控制电路(2)的控制信号,将图像数据转换为驱动MOS薄膜电阻阵显示的模拟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安天圆光电科技有限公司,未经西安天圆光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621289336.5/,转载请声明来源钻瓜专利网。
- 上一篇:开入电路
- 下一篇:一种用于微基站的发射机