[实用新型]基于CPLD的数字信道机接口电路有效

专利信息
申请号: 201621358045.7 申请日: 2016-12-12
公开(公告)号: CN206258694U 公开(公告)日: 2017-06-16
发明(设计)人: 罗群;李欣 申请(专利权)人: 天津七一二通信广播股份有限公司
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 天津中环专利商标代理有限公司12105 代理人: 王凤英
地址: 300462 天津市滨海*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种基于CPLD的数字信道机接口电路,主要由CPLD芯片和带有三态输出的门电路芯片构成;CPLD的I/O Bank 2部分采用1.8V供电,其I/O接口作为数字信道机接口;I/O Bank 1部分采用3.3V供电,其I/O接口作为ARM芯片接口;带有三态输出的门电路作为向数字信道机发送数据的通道。通过CPLD对数字信道机通信接口数据和ARM通信接口数据进行时序转换和接口电平桥接,从而实现ARM芯片与数字信道机的数据传输通信。在铁路通信的数字化过程中更好的利用即有技术条件,在更好的保证设备可靠性的同时缩短了铁路400MHz数字通信电台的研发周期,节省了研发成本。
搜索关键词: 基于 cpld 数字 信道 接口 电路
【主权项】:
一种基于CPLD的数字信道机接口电路,其特征在于:包括型号为5M40ZE64I5的CPLD芯片和型号为74LV1T125带有三态输出的门电路芯片;所述 CPLD芯片的I/O Bank1部分供电引脚VCCIO1连接DC3.3V供电,I/O Bank2部分供电引脚VCCIO2连接DC1.8V供电;CPLD芯片I/O Bank1部分的1引脚、2引脚、3引脚、4引脚、5引脚分别连接ARM芯片的SSI总线帧同步SSP0_FSYNC引脚、SSI总线时钟SSP0_SCK引脚、SSI总线数据SSP0_MOSI引脚、SSI总线数据SSP0_MISO引脚,与ARM芯片进行数据通信;CPLD芯片I/O Bank2部分的63引脚、42引脚、62引脚分别连接数字信道机外部控制接口的SSI总线帧同步SSI_FSYNC引脚、SSI总线时钟SSI_SCK引脚、SSI总线数据SSI_MOSI引脚;CPLD芯片的I/O Bank 2部分的60引脚连接三态输出门电路芯片的OE引脚,控制门电路输出状态;三态输出门电路芯片的输入引脚A连接CPLD芯片I/O Bank2部分的61引脚,三态输出门电路芯片的输出引脚Y连接数字信道机外部控制接口的SSI总线数据SSI_MISO引脚,作为数据传输通道。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津七一二通信广播股份有限公司,未经天津七一二通信广播股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201621358045.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top