[实用新型]一种子阵配相测试BIT系统有效
申请号: | 201621422586.1 | 申请日: | 2016-12-23 |
公开(公告)号: | CN206420969U | 公开(公告)日: | 2017-08-18 |
发明(设计)人: | 帅国祥;李娟;顾先军;史晓祥 | 申请(专利权)人: | 南京鑫轩电子系统工程有限公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 南京天翼专利代理有限责任公司32112 | 代理人: | 朱戈胜,查俊奎 |
地址: | 210003 江苏省南京*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种子阵配相测试BIT系统,包括显示屏、ARM开发板、控制板、通讯接口、电源开关和机壳,所述控制板包括FPGA模块、驱动模块和电源模块,所述显示屏与ARM开发板连接,所述ARM开发板与控制板的FPGA模块连接,所述驱动模块与TPGA模块连接,所述通讯接口与驱动模块连接,所述电源模块的输出端与FPGA模块、驱动模块连接并供电,所述电源开关一端用于连接市电,其另一端与ARM开发板的电源端、电源模块的输入端和液晶显示器的电源端连接,所述ARM开发板、控制板设置在机壳内,所述显示屏、通讯接口和电源开关设置在机壳上,以提高数据采集及处理效率、简化系统监控过程、优化用户使用界面。 | ||
搜索关键词: | 种子 阵配相 测试 bit 系统 | ||
【主权项】:
一种子阵配相测试BIT系统,其特征在于,包括显示屏、ARM开发板、控制板、通讯接口、电源开关和机壳,所述控制板包括FPGA模块、驱动模块和电源模块,所述显示屏与ARM开发板连接,所述ARM开发板与控制板的FPGA模块连接,所述驱动模块与FPGA模块连接,所述通讯接口与驱动模块连接,所述电源模块的输出端与FPGA模块、驱动模块连接并供电,所述电源开关一端用于连接市电,其另一端与ARM开发板的电源端、电源模块的输入端和液晶显示器的电源端连接,所述ARM开发板、控制板设置在机壳内,所述显示屏、通讯接口和电源开关设置在机壳上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京鑫轩电子系统工程有限公司,未经南京鑫轩电子系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621422586.1/,转载请声明来源钻瓜专利网。