[发明专利]混合基数超前进位加法器架构有效
申请号: | 201680035383.3 | 申请日: | 2016-06-14 |
公开(公告)号: | CN107810473B | 公开(公告)日: | 2021-06-22 |
发明(设计)人: | N·T·乔瑟夫森;S·B·斯豪克 | 申请(专利权)人: | 微软技术许可有限责任公司 |
主分类号: | G06F7/508 | 分类号: | G06F7/508 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国华*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文所描述的实施例涉及混合基数超前进位加法器以及由其执行的方法。混合基数超前进位加法器包括多个超前进位级,其中每个级可以具有不同的基数。每个级在输入比特上操作,为每个比特创建并实现传播信号和生成信号。超前进位级还计算输入的XOR,输入的XOR被转发到最终超前进位级。初始和随后的超前进位级的元件被布置为使得传播输出和生成输出信号中的每一个通过最小数目的无源传输线传递。混合基数超前进位加法器的最终级包括:XOR逻辑门,被配置为从中间超前进位级接收生成输出并将从中间超前进位级接收的生成输出与从最初超前进位级转发的所计算的XOR信号进行XOR,以产生输入比特的和。 | ||
搜索关键词: | 混合 基数 超前 进位 加法器 架构 | ||
【主权项】:
一种混合基数超前进位加法器,包括以下各项:具有一个或多个元件的初始超前进位级,被配置为接收多个输入比特以及针对每个比特创建初始传播信号和生成信号,并进一步计算被转发到最终超前进位级的所述输入的XOR;指定基数的、具有一个或多个元件的第一中间超前进位级,被配置为从所述初始超前进位级接收所述传播信号和所述生成信号,并基于此计算其自身的传播输出信号和生成输出信号;与所述第一中间超前进位级的所述基数不同的指定基数的、具有一个或多个元件的第二中间超前进位级,被配置为从所述第一中间超前进位级接收所述传播输出信号和所述生成输出信号并基于此计算其自身的生成输出信号,其中所述初始超前进位级的所述元件、所述第一中间超前进位级的所述元件以及所述第二中间超前进位级的所述元件被布置为使得所述传播输出信号和所述生成输出信号中的每一个通过最少数目的无源传输线传递;以及包括XOR逻辑门的最终超前进位级,被配置为从所述第二中间超前进位级接收所述生成输出,并且对从所述第二中间超前进位级接收的所述生成输出与从所述初始超前进位级转发的计算的所述XOR信号进行XOR,以产生所述多个输入比特的和。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微软技术许可有限责任公司,未经微软技术许可有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680035383.3/,转载请声明来源钻瓜专利网。