[发明专利]用于便携式计算设备中的高速缓存感知的低功率模式控制的系统和方法在审

专利信息
申请号: 201680045498.0 申请日: 2016-07-11
公开(公告)号: CN107924221A 公开(公告)日: 2018-04-17
发明(设计)人: K·V·万卡;S·K·安巴普拉姆 申请(专利权)人: 高通股份有限公司
主分类号: G06F1/32 分类号: G06F1/32
代理公司: 永新专利商标代理有限公司72002 代理人: 张立达,王英
地址: 美国加*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 给出了用于对多核片上系统(SoC)中的低功率模式的改进的实现的系统和方法。识别多核SoC中的进入空闲状态的核。针对核的低功率模式,计算核的进入功率成本和核的退出功率成本。还计算用于与核相关联的高速缓存的工作集合大小。使用工作集合大小,来计算用于高速缓存退出核的低功率模式的时延。最后,部分地基于核的进入和退出功率成本以及高速缓存退出低功率模式的时延,来进行关于用于核的低功率模式与活动模式相比是否导致功率节省的确定。
搜索关键词: 用于 便携式 计算 设备 中的 高速缓存 感知 功率 模式 控制 系统 方法
【主权项】:
一种用于对便携式计算设备(PCD)中的多核片上系统(SoC)中的低功率模式的改进的实现的方法,所述方法包括:识别所述多核SoC中的核正在进入空闲状态;针对所述核的低功率模式,计算所述核的进入功率成本和所述核的退出功率成本;计算用于与所述核相关联的高速缓存的工作集合大小;使用用于所述高速缓存的所述工作集合大小,来计算用于所述高速缓存退出所述核的所述低功率模式的时延;以及部分地基于所述核的所述进入功率成本、所述核的所述退出功率成本以及用于所述高速缓存退出所述低功率模式的所述时延,来确定用于所述核的所述低功率模式与活动模式相比是否导致功率节省。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201680045498.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top