[发明专利]一种用于FPGA的UFMC发射机的频域实现方法有效

专利信息
申请号: 201710021620.7 申请日: 2017-01-12
公开(公告)号: CN106685887B 公开(公告)日: 2020-04-07
发明(设计)人: 余翔;金洪善;段思睿;徐雷 申请(专利权)人: 重庆邮电大学
主分类号: H04L27/26 分类号: H04L27/26
代理公司: 北京同恒源知识产权代理有限公司 11275 代理人: 廖曦
地址: 400065 重*** 国省代码: 重庆;50
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种用于FPGA的UFMC发射机的频域实现方法,属于无线通信技术领域。该方法对串行比特流进行符号映射,将映射的符号分块,分别送到B个不同子带的处理单元;每个子带处理单元采用分块处理的方式实现NIDFT点IDFT变换;对IDFT变换后的数据补零后进行频域分段滤波,对输出的各个分段结果相加后输出;通过并行的分级加法器将所有子带的处理结果叠加。通过使用分块处理的方式实现了一种适用于FPGA实现的UFMC中的IDFT调制,避免了采用IFFT IP核需要较多的补零数量,降低了调制部分的处理时延;相对于一般的频域处理方式计算总量更少;可以以较快速度实现多个输入数据同时相加。
搜索关键词: 一种 用于 fpga ufmc 发射机 实现 方法
【主权项】:
一种用于FPGA的UFMC发射机的频域实现方法,其特征在于:所述方法包括以下步骤:1)对串行比特流进行符号映射,将映射的符号分块,分别送到B个不同子带的处理单元;2)每个子带处理单元采用分块处理的方式实现NIDFT点IDFT变换;3)对IDFT变换后的数据补零后进行频域分段滤波,对输出的各个分段结果相加后输出;4)通过并行的分级加法器将所有子带的处理结果叠加。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710021620.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top