[发明专利]一种面向嵌入式GPU多着色器结构的后置顶点Cache设计方法在审

专利信息
申请号: 201710035714.X 申请日: 2017-01-18
公开(公告)号: CN106683162A 公开(公告)日: 2017-05-17
发明(设计)人: 魏继增 申请(专利权)人: 天津大学
主分类号: G06T15/55 分类号: G06T15/55;G06T1/20;G06F17/50
代理公司: 天津市北洋有限责任专利代理事务所12201 代理人: 李素兰
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种面向嵌入式GPU多着色器结构的后置顶点Cache设计方法,设计了一种缓存Tag与SRAM分离的后置顶点Cache结构,使得Cache的Tag和SRAM能够在不同的处理阶段按相同的替换机制分别对顶点索引和顶点处理结果的内容进行替换,从而实现在多着色器环境下对重复顶点数据处理结果的缓存机制。与现有技术相比,本发明的后置顶点Cache对最近处理和加载的顶点数据进行缓存判断,从而有效了重复处理顶点的数目,并在一定程度上减少了对片外顶点存储资源的访问频度,使得总体顶点数据带宽不断降低。
搜索关键词: 一种 面向 嵌入式 gpu 着色 结构 后置 顶点 cache 设计 方法
【主权项】:
一种面向嵌入式GPU多着色器结构的后置顶点Cache设计方法,其特征在于,该方法包括以下步骤:(a)、将后置顶点Cache的数据SRAM部分作为图元装配单元的数据缓冲区,允许后置顶点Cache对最近提交到图元装配单元的顶点结果进行缓存,并在顶点数据任务组完成图元装配后对SRAM内容以其组成中的slot的对象进行替换;(b)、将后置顶点Cache的Tag索引部分以顶点拾取历史查找表与顶点拾取单元进行组合,保证在顶点数据任务组进行拾取时,按照索引值预先判断该输入顶点数据是否会在提交阶段被缓存在Cache中;与数据SRAM部分一样,索引Tag以其组成中的slot的对象进行替换;(c)、最后在嵌入式GPU任务调度器中加入顶点任务提交控制逻辑,使得乱序处理的顶点数据任务组能够按照拾取顺序进行提交,从而确保分离的后置顶点Cache结构能够缓存正确的顶点数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710035714.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top