[发明专利]基于FPGA的图像缩放处理方法及装置在审
申请号: | 201710067089.7 | 申请日: | 2017-02-07 |
公开(公告)号: | CN106910162A | 公开(公告)日: | 2017-06-30 |
发明(设计)人: | 劳可词;夏群兵;尚庆达;廖植文 | 申请(专利权)人: | 深圳市爱协生科技有限公司 |
主分类号: | G06T3/40 | 分类号: | G06T3/40;G06T1/00 |
代理公司: | 广州华进联合专利商标代理有限公司44224 | 代理人: | 吴平 |
地址: | 518000 广东省深圳市宝安区新安街道*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的图像缩放处理方法及装置,获取原图像数据,并以预设放入速度将原图像数据放入FPGA内部缓存,以与预设放入速度对应的读取速度从内部缓存中读取原图像数据,并根据插值算法以及读取的原图像数据,进行插值计算,获得图像插值数据,根据图像插值数据,获得缩放后的图像数据。将原图像数据放入FPGA内部缓存中缓存,无需利用外部存储器存储,减少成本,且可从FPGA内部缓存中进行读取,无需再从外部存储器中读取,加快数据读取速度,提高整体图像缩放效率。另外,以与预设放入速度对应的读取速度从内部缓存中读取原图像数据,即以合理地读取速度进行数据读取,可确保读取的速度避免由于读取速度太慢导致数据丢失,提高缩放处理效率。 | ||
搜索关键词: | 基于 fpga 图像 缩放 处理 方法 装置 | ||
【主权项】:
一种基于FPGA的图像缩放处理方法,其特征在于,包括如下步骤:获取原图像数据,并以预设放入速度将所述原图像数据放入FPGA内部缓存;以与所述预设放入速度对应的读取速度从所述内部缓存中读取原图像数据,并根据插值算法以及读取的原图像数据,进行插值计算,获得图像插值数据;根据所述图像插值数据,获得缩放后的图像数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市爱协生科技有限公司,未经深圳市爱协生科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710067089.7/,转载请声明来源钻瓜专利网。
- 上一篇:高压电缆局部放电采集装置
- 下一篇:一种硅橡胶漏电起痕试验装置
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序