[发明专利]可变带宽低失调运算放大器有效

专利信息
申请号: 201710171873.2 申请日: 2017-03-22
公开(公告)号: CN106953601B 公开(公告)日: 2020-07-10
发明(设计)人: 金湘亮;张文杰;杨红娇;汪洋;谢亮 申请(专利权)人: 湘潭大学
主分类号: H03F1/02 分类号: H03F1/02;H03F1/30
代理公司: 北京轻创知识产权代理有限公司 11212 代理人: 谈杰
地址: 411105 *** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种可变带宽低失调运算放大器,包括基本运算放大器、带宽调节电路、3‑8译码器,失调校正电路、低功耗控制开关,基本运算放大器连接到失调校正电路、带宽调节电路以及低功耗控制开关,带宽调节电路连接到低功耗控制开关,失调校正电路连接到3‑8译码器。本发明通过简单的设计即可以实现带宽可调运算放大器,并且可以在不同带宽状态均实现低失调电压的功能,解决了现有工艺及现有技术下只能通过牺牲芯片面积达到低失调电压的技术问题。
搜索关键词: 可变 带宽 失调 运算放大器
【主权项】:
可变带宽低失调运算放大器,其特征在于:包括基本运算放大器、带宽调节电路、3‑8译码器,失调校正电路、低功耗控制开关,基本运算放大器连接到失调校正电路、带宽调节电路以及低功耗控制开关,带宽调节电路连接到低功耗控制开关,失调校正电路连接到3‑8译码器,其中:PMOS管PM1~PM3、NMOS管NM1~NM4组成基本运放大器,NMOS管NB1‑NB8、NS1‑NS8构成失调校正电路,PMOS管PS1~PS2以及PMOS管PM4构成带宽调节电路,PMOS管PS3形成低功耗控制开关;PS3的源级连至电源电压端口Vdd,PS3的栅级构成低功耗控制端口Ctr_Pd,PS3漏级连接到PM1的源级,PM1的栅级构成基本运放大器的第一偏置电压端口Pbias,PM1的源级连接到PM4的源级,PM1的漏级连接到PM4的漏级,并同时连接到PM2~PM3的源级,PM2的栅级构成基本运算放大器的同相输入端口Vin+,PM3的栅级构成基本运算放大器的反相输入端口Vin‑,PM2的漏级连接到NM3的漏级,PM3的漏级连接到NM4的漏级,NM3的栅级与NM4的栅级连接并连接到电源电压端口VDD,NM1的源级与栅级相连构成基本运算放大器的第二偏置电压端口Nbias,连接到NM2的栅级,NM1与NM2的源级连接至电源地端口Gnd,NM2的漏级连接到NM4的源级,NM4的漏级构成基本运算放大器的输出端口,第一反向器INV1的输入端口与PS1的栅极相连构成带宽调节电路的带宽调节端口Ctr,INV1的输出端口连接到PS2的栅级,PS1的源级连接到电源电压端口Vdd,PS2的源级连接到Pbias端口,PS1与PS2的漏级均连接到PM4的栅级,3‑8译码器的输入端口为A1~A3,输出端口为D1~D8,3‑8译码器输出端口D1~D8分别一一对应连接到NS1~NS8的栅级,NS1~NS8的漏级连接基本运放大的输出端口Vout,NS1~NS8的源级分别一一对应连接到NB1~NB8的漏级,NB1~NB8的栅级均连至基本运放大器的第二电压偏置端口Nbias,NB1~NB8的源级均连至电源地端口Gnd。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湘潭大学,未经湘潭大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710171873.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top