[发明专利]一种抗声码器处理的语音信息隐藏电路结构及其控制方法在审
申请号: | 201710188980.6 | 申请日: | 2017-03-27 |
公开(公告)号: | CN106875954A | 公开(公告)日: | 2017-06-20 |
发明(设计)人: | 薛一鸣;何宁宁;陈鹞;李梦迪;李岩 | 申请(专利权)人: | 中国农业大学 |
主分类号: | G10L19/018 | 分类号: | G10L19/018;G10L19/16;H04L9/00;H04L9/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种抗声码器处理的语音信息隐藏电路结构,实现秘密信息在语音通话中的实时传输。本发明的电路及方法采用VAD判决、DWT和能量比率抖动调制的语音信息隐藏技术能有效抵抗声码器的有损压缩和DTX技术处理,实现秘密信息在移动通信语音信道中的隐蔽传输,且该算法具有良好的多分辨率分析特性且具有一定的抗干扰能力,可以完美的重建经过信道传输后的秘密信息。系统工作频率高达122.88MHz,满足在语音通话的过程中实时嵌入秘密信息,系统采用串行处理和并行处理结合的方式,在降低功耗的同时能减小电路处理时延。 | ||
搜索关键词: | 一种 声码 处理 语音 信息 隐藏 电路 结构 及其 控制 方法 | ||
【主权项】:
一种抗声码器处理的语音信息隐藏电路结构,其特征在于包括:寄存器初始化模块(1)、I2S输入模块(2)、VAD判决模块(3)、DWT模块(4)、能量计算模块(5)、秘密信息模块(6)、能量比率抖动调制模块(7)、IDWT模块(8)、I2S输出模块(9);其中寄存器初始化模块(1)分别与VAD判决模块(3)、DWT模块(4)、能量比率抖动调制模块(7)、IDWT模块(8)通过SPI总线连接;寄存器初始化模块(1)根据E2PROM中的内容配置整个电路系统中的寄存器参数,使各模块相互协调配合工作,提高系统的工作效率,并启动电路功能。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国农业大学,未经中国农业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710188980.6/,转载请声明来源钻瓜专利网。
- 上一篇:模拟混音音频处理方法及系统
- 下一篇:一种评判聋哑患者的听力损伤程度的方法
- 信息记录介质、信息记录方法、信息记录设备、信息再现方法和信息再现设备
- 信息记录装置、信息记录方法、信息记录介质、信息复制装置和信息复制方法
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录设备、信息重放设备、信息记录方法、信息重放方法、以及信息记录介质
- 信息存储介质、信息记录方法、信息重放方法、信息记录设备、以及信息重放设备
- 信息存储介质、信息记录方法、信息回放方法、信息记录设备和信息回放设备
- 信息记录介质、信息记录方法、信息记录装置、信息再现方法和信息再现装置
- 信息终端,信息终端的信息呈现方法和信息呈现程序
- 信息创建、信息发送方法及信息创建、信息发送装置