[发明专利]一种相干光通信免数据重组高速串并转换缓冲存储器在审

专利信息
申请号: 201710207150.3 申请日: 2017-03-31
公开(公告)号: CN108664416A 公开(公告)日: 2018-10-16
发明(设计)人: 冯亮 申请(专利权)人: 上海北京大学微电子研究院
主分类号: G06F12/0815 分类号: G06F12/0815;G06F12/0877;H04B10/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种相干光通信免数据重组高速串并转换缓冲存储器包括:连接M通道、L比特时间交织数据转换器、N深度数据直接采集发射子存储器、与每个所述采集发射子存储器连接的串并转换数据整理子存储器、所述采集发射子存储器与所述数据整理子存储器相间组成所述高速串并转换缓冲存储器,使高速数据转换器与数字信号处理器端数据的读出写入可以同时进行,采用不限于P层时间交织架构每层Q级流水的数字信号处理器加快数据吞吐处理。解决了超高速相干光通信中极高的数据转换器采样率和低速数字信号处理模块无法满足系统实时处理需求的问题。
搜索关键词: 高速串并转换 缓冲存储器 相干光通信 发射子 数字信号处理器 数据转换器 存储器 时间交织 数据整理 数据重组 子存储器 采集 数字信号处理模块 高速数据转换器 存储器连接 串并转换 深度数据 实时处理 数据吞吐 采样率 超高速 读出 写入 架构 流水
【主权项】:
1.一种相干光通信免数据重组高速串并转换缓冲存储器,其特征在于,包括:连接M通道、L比特时间交织数据转换器、N深度数据直接采集发射子存储器、与每个所述采集发射子存储器连接的串并转换数据整理子存储器、所述采集发射子存储器与所述数据整理子存储器相间组成所述高速串并转换缓冲存储器,使高速数据转换器与数字信号处理器端数据的读出写入可以同时进行,采用不限于P层时间交织架构每层Q级流水的数字信号处理器加快数据吞吐处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海北京大学微电子研究院,未经上海北京大学微电子研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710207150.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code