[发明专利]芯片在审
申请号: | 201710267352.7 | 申请日: | 2017-04-21 |
公开(公告)号: | CN108733134A | 公开(公告)日: | 2018-11-02 |
发明(设计)人: | 涂骏飞 | 申请(专利权)人: | 涂骏飞 |
主分类号: | G06F1/08 | 分类号: | G06F1/08 |
代理公司: | 武汉国越知识产权代理事务所(特殊普通合伙) 42232 | 代理人: | 李伟涛 |
地址: | 432900 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种芯片,该芯片包括:内部时钟模块,用于所述芯片内部时钟信号的产生;睡眠和唤醒模块,连接于所述内部时钟模块,用于控制所述内部时钟模块进入睡眠模式或者唤醒所述内部时钟模块;动态时钟调整模块,连接于所述内部时钟模块,用于调整所述芯片时钟频率。芯片的这种设计,在完全不降低加密性的条件下,加入深度睡眠和快速唤醒的功能,完全不需要主机软件的干预,不会增加主控硬件和软件的任何复杂性,一切自动完成,在普通通信时,工作频率相对比较低,这样可以节省功耗,在运算加密时,时钟会自动调整到高频上,保证在规定的时间内完成。 | ||
搜索关键词: | 内部时钟模块 芯片 唤醒 内部时钟信号 芯片时钟频率 调整模块 动态时钟 工作频率 唤醒模块 深度睡眠 睡眠模式 相对比较 主机软件 自动完成 加密性 功耗 主控 加密 睡眠 运算 干预 通信 保证 | ||
【主权项】:
1.一种芯片,其特征在于,包括:内部时钟模块,用于所述芯片内部时钟信号的产生;睡眠和唤醒模块,连接于所述内部时钟模块,用于控制所述内部时钟模块进入睡眠模式或者唤醒所述内部时钟模块;动态时钟调整模块,连接于所述内部时钟模块,用于调整所述芯片时钟频率;还包括一控制处理模块,用于写入数据信号和读取数据信号,所述控制处理模块与所述内部时钟模块连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于涂骏飞,未经涂骏飞许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710267352.7/,转载请声明来源钻瓜专利网。
- 上一篇:具有功率变化攻击对策的计算系统
- 下一篇:极低功耗实时时钟电路及控制方法