[发明专利]应用于F2F解码芯片中的片上时钟校准方法和装置有效
申请号: | 201710273823.5 | 申请日: | 2017-04-24 |
公开(公告)号: | CN107196651B | 公开(公告)日: | 2020-08-14 |
发明(设计)人: | 李立;范振伟;杨磊 | 申请(专利权)人: | 兆讯恒达微电子技术(北京)有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 北京远大卓悦知识产权代理事务所(普通合伙) 11369 | 代理人: | 史霞 |
地址: | 100080 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种应用于F2F解码芯片中的片上时钟校准方法和装置。该装置包括MCU,用于控制钟校准电路的开闭,校准控制字向所述非易失型内存中回读/回写,并控制执行时钟校准流程;时钟校准电路,用于在所述MCU的控制下,并在环振电路的配合下,进行时钟校准;环振电路,用于在所述时钟校准电路的控制下,配合所述时钟校准电路,按照校准控制字进行时钟频率调整;所述非易失型内存,用于存储默认时钟校准值。其采用片内校准装置,测试简单,无需外围电路,测试时间短,适用于大规模生产。 | ||
搜索关键词: | 应用于 f2f 解码 芯片 中的 时钟 校准 方法 装置 | ||
【主权项】:
一种应用于F2F解码芯片中的片上时钟校准方法,其特征在于,包括如下步骤:MCU(Microprogrammed Control Unit,微程序控制器)从非易失型内存中回读默认时钟校准值,并传递给时钟校准电路,控制时钟校准电路打开;所述时钟校准电路在所述MCU的控制下,在所述环振电路的配合下,进行时钟校准;将确认时钟校准值作为默认时钟校准值写入到非易失型内存中,并关闭时钟校准计算;当F2F解码芯片上电时,回读所述默认时钟校准值,并对F2F解码芯片输出准确的时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于兆讯恒达微电子技术(北京)有限公司,未经兆讯恒达微电子技术(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710273823.5/,转载请声明来源钻瓜专利网。
- 上一篇:液化石油气运输船用钢及制造方法
- 下一篇:一种多工位八爪式多功能热镀锌机械手