[发明专利]一种通用输入输出时序处理器及时序输入输出控制方法有效

专利信息
申请号: 201710335729.8 申请日: 2017-05-12
公开(公告)号: CN106980587B 公开(公告)日: 2023-10-10
发明(设计)人: 葛松芬 申请(专利权)人: 苏州央议信息科技有限公司
主分类号: G06F13/38 分类号: G06F13/38;G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 215000 江苏省苏州市高*** 国省代码: 江苏;32
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 发明涉及一种通用输入输出时序处理器及时序输入输出控制方法,由总线接口桥、处理器寄存器堆、时序控制状态机、时序发生计数器、时序RAM存储器、串并转换控制器组成,所述处理器寄存器堆包含多个序列控制寄存器组。本发明的有益效果是:实现一种通用的,即支持各种数字端口输入输出时序变化要求,应对复杂多变的各种数字接口协议;降低芯片研发周期;功耗更低。
搜索关键词: 一种 通用 输入输出 时序 处理器 控制 方法
【主权项】:
一种通用输入输出时序处理器,其特征在于:由总线接口桥、处理器寄存器堆、时序控制状态机、时序发生计数器、时序RAM存储器、串并转换控制器组成,所述处理器寄存器堆包含多个序列控制寄存器组,其中:所述总线接口桥分别连接处理器寄存器堆、时序RAM存储器,总线接口桥从总线上接收CPU的各种命令传递给各个寄存器,起到了一个命令格式转换的作用;所述处理器寄存器堆连接时序控制状态机,处理器寄存器堆用于暂存处理器的处理数据;所述时序控制状态机连接时序发生计数器,时序控制状态机由取指控制器、译码器、执行器组成,取指器用于读取控制代码,译码器用于分析代码并翻译成执行器便于执行控制的代码,执行器用于配合计数器具体实施控制;所述时序发生计数器连接时序RAM存储器;时序RAM存储器连接串并转换控制器组,时序RAM存储器存储各个序列的控制代码,方便于序列状态机和串并转换控制器的读取,所述串并转换控制器用于完成位宽转换,从时序RAM存储器读取数据,然后依次输送到指定的引脚上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州央议信息科技有限公司,未经苏州央议信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710335729.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top