[发明专利]基于大规模MIMO的上行联合载波同步硬件实现方法有效
申请号: | 201710365456.1 | 申请日: | 2017-05-22 |
公开(公告)号: | CN107171993B | 公开(公告)日: | 2020-10-02 |
发明(设计)人: | 黄永明;韩紫健 | 申请(专利权)人: | 东南大学 |
主分类号: | H04L27/00 | 分类号: | H04L27/00;H04L27/26;H04B7/0413 |
代理公司: | 南京众联专利代理有限公司 32206 | 代理人: | 叶涓涓 |
地址: | 211189 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于大规模MIMO的上行联合载波同步硬件实现方法,包括:用户设备生成基带序列信号,将其插入基带帧信号中,进行发送处理;基站将接收信号处理为基带信号,完成同步搜索,找到帧起始位置;基站截取序列信号,通过序列信号计算载波频偏;上位机对每一路天线得到的载波频偏值进行联合判决,计算统一载波频偏期望值后对载波频偏补偿值进行更新;基站使用更新后的载波频偏补偿值对各路接收信号进行频偏补偿。本发明提供的方法能够很好地完成载波频偏估计和频偏补偿,有效利用了基站端大规模多天线的条件,计算的频偏值精度高,同时频偏补偿在FPGA上实现复杂度和资源消耗量低,适用于实际工程的应用。 | ||
搜索关键词: | 基于 大规模 mimo 上行 联合 载波 同步 硬件 实现 方法 | ||
【主权项】:
基于大规模MIMO的上行联合载波同步硬件实现方法,其特征在于,包括如下步骤:步骤1,用户设备生成基带序列信号,将其插入基带帧信号中,进行发送处理;步骤2,基站端接收信号,并将接收信号处理为基带信号,随后对基带信号进行同步搜索,得到基带信号的帧起始位置;步骤3,基站端依据步骤2得到的帧起始位置,从各路基带信号中截取序列信号,并由序列信号计算出各路载波频偏;步骤4,上位机对所述各路载波频偏进行联合判决,计算统一的载波频偏期望值;步骤5,上位机使用算得的载波频偏期望值对基站各路载波频偏补偿值进行更新;步骤6,基站各路对同步后数据进行符号划分,对携带数据的符号进行去循环前缀操作;步骤7,基站各路载波频偏补偿模块使用更新的补偿值对时域基带信号进行载波频偏补偿。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710365456.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种大肠杆菌噬菌体及其应用
- 下一篇:一种鲜猪血中超氧化物歧化酶的提取方法