[发明专利]基于数模混合的高速信号同步系统有效

专利信息
申请号: 201710388900.1 申请日: 2017-05-26
公开(公告)号: CN107196650B 公开(公告)日: 2018-04-13
发明(设计)人: 朱理辰;卜祥元;马永锋;王继超;赵晨宁 申请(专利权)人: 北京理工大学
主分类号: H03L7/081 分类号: H03L7/081;H03K5/133
代理公司: 北京理工正阳知识产权代理事务所(普通合伙)11639 代理人: 鲍文娟
地址: 100081 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于高速信号同步技术领域,特别涉及一种基于数模混合的高速信号同步系统。本发明利用高速异或门电路和有源RC积分电路完成高速模拟信号与本地超前、滞后模拟同步信号的积分清除运算;输出结果经低速A/D转换器对两路模拟积分清除电路输出的低频信号进行采样,采样结果送至数字信号处理器中处理,并利用线性估值算法得到超前支路、滞后支路积分结果的峰值估计值;环路鉴别器依据超前支路、滞后支路积分结果的峰值估计值,计算得到两路积分峰值差值,用以反馈环路时延量的估计值,从而调整模拟域的信号发生器产生的本地同步信号,完成高速信号同步。本发明降低了A/D转换器采样率,节约了成本并降低了功耗,节省了数字信号处理所占用的运算资源和存储资源,降低了同步模块的运算复杂度。
搜索关键词: 基于 数模 混合 高速 信号 同步 系统
【主权项】:
一种基于数模混合的高速信号同步系统,其特征在于,包括:积分清除电路,将接收到的模拟同步信号中的帧头同步码分别与本地超前支路、滞后支路的模拟同步信号进行积分清除运算;A/D转换器和数字信号处理器,所述A/D转换器对所述积分清除电路中超前支路和滞后支路的积分清除运算的结果分别采样,所述数字信号处理器对所述分别采样的结果进行峰值估计;环路鉴别器,对所述数字信号处理器所估计的超前支路和滞后支路的峰值做比较,判断相关峰的位置,输出环路时延量的估计值;以及信号发生器,包括码相位累加器和本地码表,所述码相位累加器根据环路时延量的估计值转换的相位调整所述本地码表,产生本地同步码,与接收到的模拟同步信号一同构成模拟域与数字域相结合的闭合同步环路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710388900.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top