[发明专利]具有高带宽和低功率向量寄存器堆的流处理器有效

专利信息
申请号: 201710434300.4 申请日: 2017-06-09
公开(公告)号: CN109032668B 公开(公告)日: 2023-09-19
发明(设计)人: 陈佳升;何斌;马克·M·莱瑟;迈克尔·J·曼托尔;邹云晓 申请(专利权)人: 超威半导体公司
主分类号: G06F9/302 分类号: G06F9/302;G06F9/38;G06F15/80
代理公司: 上海胜康律师事务所 31263 代理人: 樊英如;邱晓敏
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种具有高带宽和低功率向量寄存器堆的流处理器。公开了用于实现由并行处理器使用的高带宽低功率的向量寄存器堆的系统、装置和方法。在一个实施方式中,系统至少包括具有多个处理流水线的并行处理单元。并行处理单元包括向量运算逻辑单元和高带宽低功率向量寄存器堆。向量寄存器堆包括满足寄存器带宽要求的多内存库高密度随机存取存储器(RAM)。并行处理单元还包括指令请求队列和指令操作数缓冲器,以便为VALU指令和向量I/O指令提供足够的本地带宽。此外,并行处理单元被配置为利用RAM的输出触发器作为最后一级高速缓存来减少多个指令之间的重复操作数请求。并行处理单元包括向量目标高速缓存以向向量寄存器堆提供附加的R/W带宽。
搜索关键词: 具有 宽和 功率 向量 寄存器 处理器
【主权项】:
1.一种系统,其包括:存储器;和耦合到所述存储器的处理器,其中所述处理器包括:向量寄存器堆;源操作数缓冲器;向量算术逻辑单元(VALU);和用于存储由所述VALU执行的指令的结果的向量目标高速缓存;其中所述处理器被配置为:从所述向量目标高速缓存逐出第一高速缓存线;以及响应于确定所述第一高速缓存线包括由待决指令针对的一个或多个源操作数,将所述第一高速缓存线写到所述源操作数缓冲器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超威半导体公司,未经超威半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710434300.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top