[发明专利]用于外积累加操作的处理器和方法在审
申请号: | 201710623655.8 | 申请日: | 2017-07-27 |
公开(公告)号: | CN107665126A | 公开(公告)日: | 2018-02-06 |
发明(设计)人: | 克雷格·汉森;约翰·穆苏尔斯;亚历克西亚·马萨林 | 申请(专利权)人: | 微体系统工程有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 徐金国,吴启超 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了一种用于对需要大量乘法和累加的向量操作数执行外积和外积累加操作的处理器和方法。 | ||
搜索关键词: | 用于 积累 操作 处理器 方法 | ||
【主权项】:
一种用于将多个n个乘数操作数中的每一个与多个n个被乘数操作数中的每一个相乘的处理器,每个乘数操作数具有b位的位宽度,并且具有r位的总宽度,其中r=n*b,每个被乘数操作数具有b位的位宽度,并且具有r位的总宽度,其中r=n*b,所述处理器包括:寄存器文件,其具有r位的位宽度;以行和列布置的乘法器阵列,每列被耦合以接收一个乘数操作数,每行被耦合以接收一个被乘数操作数,由此每个乘法器接收乘数操作数和被乘数操作数并将它们相乘以提供具有大于r位的总位宽度的多个n2个乘法结果;以行和列布置的加法器阵列,每个加法器耦合到对应的乘法器;以行和列布置的累加器阵列,每个累加器耦合到对应的加法器;并且其中将来自每个乘法器的乘法结果与存储在所述累加器中的任何先前的乘法结果相加,并提供给所述对应的累加器,从而提供累加结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微体系统工程有限公司,未经微体系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710623655.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种购物车
- 下一篇:一种实验教学的废弃物回收设备