[发明专利]数据写入方法及内存系统有效
申请号: | 201710667673.6 | 申请日: | 2013-06-29 |
公开(公告)号: | CN107577614B | 公开(公告)日: | 2020-10-16 |
发明(设计)人: | 夏飞;蒋德钧;熊劲 | 申请(专利权)人: | 华为技术有限公司;中国科学院计算技术研究所 |
主分类号: | G06F12/06 | 分类号: | G06F12/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供一种数据写入方法及内存系统,该方法适用于至少包括内存控制器与内存设备的内存系统,该方法包括:内存控制器接收高速缓存发送的变化信息,变化信息为高速缓存将最后一级缓存LLC的第一待写入高速缓存条Cache Line划分为至少一个数据块后,生成的指示各数据块上的数据是否发生变化的信息,内存控制器根据变化信息,对于数据发生变化的各变化数据块,向内存设备发送对应的列地址和数据,使内存设备对各变化数据块进行数据写入;对于数据未发生变化的数据块,不进行写入,从而实现对有效数据的快速写入,降低内存系统的能耗、提高内存系统的性能的目的。 | ||
搜索关键词: | 数据 写入 方法 内存 系统 | ||
【主权项】:
一种数据写入方法,适用于至少包括内存控制器与内存设备的内存系统,其特征在于,包括:所述内存控制器接收高速缓存发送的变化信息,所述变化信息用于指示最后一级缓存LLC中的第一待写入缓存条中各数据块的数据是否发生变化,其中,所述第一待写入缓存条包括至少一个数据块;基于所述变化信息,当所述第一待写入缓存条中的变化数据块的数量小于突发长度时,所述内存控制器将所述第一待写入缓存条中的各变化数据块,以及至少一个第二待写入缓存条中的变化数据块对应的列地址与数据发送至所述内存设备,其中,所述至少一个第二待写入缓存条中的变化数据块与所述第一待写入缓存条的变化数据块的数量之和小于等于所述突发长度,所述第二待写入缓存条为所述LLC中除所述第一待写入缓存条之外的待写入缓存条;所述内存设备根据所述第一待写入缓存条的各列地址,以及所述至少一个第二待写入缓存条的各列地址,对所述第一待写入缓存条的各变化数据块以及所述至少一个第二待写入缓存条的各变化数据块,进行所述突发长度的数据写入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司;中国科学院计算技术研究所,未经华为技术有限公司;中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710667673.6/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置