[发明专利]逻辑电路设计的验证方法、装置、电子设备及存储介质有效
申请号: | 201710693558.6 | 申请日: | 2017-08-14 |
公开(公告)号: | CN107247859B | 公开(公告)日: | 2018-11-02 |
发明(设计)人: | 韦国恒;田守政 | 申请(专利权)人: | 深圳云天励飞技术有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 深圳市赛恩倍吉知识产权代理有限公司 44334 | 代理人: | 曾柳燕 |
地址: | 51800*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种逻辑电路设计的验证方法,包括通过验证平台生成配置数据及激励数据;将配置及激励数据存储至目标存储器;通过验证平台将配置及所述激励数据发送至待验对象;通过验证平台控制参考对象从目标存储器中读取配置及激励数据,以使参考对象开始仿真计算;待验对象为用第一语言实现算法的逻辑电路代码,参考对象是第二语言实现相同算法的代码,通过验证平台控制参考对象结束仿真计算;通过验证平台获取参考对象的输出数据;通过验证平台获取待验对象的输出数据;根据参考对象及待验对象的输出数据确定待验对象的验证结果。本发明还提供一种逻辑电路设计的验证装置。本发明实现了准确的验证待验对象的目的。 | ||
搜索关键词: | 逻辑 电路设计 验证 方法 装置 电子设备 存储 介质 | ||
【主权项】:
1.一种逻辑电路设计的验证方法,其特征在于,所述方法包括:通过验证平台生成配置数据及激励数据,所述验证平台通过接口一与参考对象进行通信,通过接口二与待验对象进行通信;以预设格式将所述配置数据及激励数据保存成文本文档并存储至目标存储器;通过所述验证平台将所述配置数据及所述激励数据发送至所述待验对象;通过所述验证平台控制所述参考对象从所述目标存储器中以所述预设格式对所述文本文档进行解析后读取所述配置数据及所述激励数据,以使所述参考对象开始仿真计算,所述待验对象是用第一语言实现算法的逻辑电路代码,所述参考对象是用第二语言实现所述算法的代码,所述第一语言与所述第二语言不同;通过所述验证平台控制所述参考对象结束仿真计算;通过所述验证平台以所述预设格式从所述参考对象的输出文件中读取所述参考对象的输出数据;通过所述验证平台获取所述待验对象的输出数据;根据所述参考对象的输出数据及所述待验对象的输出数据,确定所述待验对象的验证结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳云天励飞技术有限公司,未经深圳云天励飞技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710693558.6/,转载请声明来源钻瓜专利网。