[发明专利]具有数据保持反馈回路的TSPC触发器有效

专利信息
申请号: 201710751132.1 申请日: 2017-08-28
公开(公告)号: CN107528568B 公开(公告)日: 2020-08-18
发明(设计)人: 高静;周游;徐江涛;史再峰;聂凯明 申请(专利权)人: 天津大学
主分类号: H03K3/356 分类号: H03K3/356
代理公司: 天津市北洋有限责任专利代理事务所 12201 代理人: 刘国威
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及集成电路领域,为提出TSPC触发器技术方案,使得新的TSPC电路具有数据维持的能力,使得电路结构运行在高速的电路中可以保持数据的完整性。本发明采用的技术方案是,具有数据保持反馈回路的TSPC触发器,由PMOS管8个,分别是P1、P2、P3、P4、P5、P6、P7、P8;NMOS管7个分别是N1、N2、N3、N4、N5、N6、N7和3个反相器INV1、INV2、INV3构成。本发明主要应用于集成电路设计制造场合。
搜索关键词: 具有 数据 保持 反馈 回路 tspc 触发器
【主权项】:
一种具有数据保持反馈回路的TSPC触发器,其特征是,由PMOS管8个,分别是P1、P2、P3、P4、P5、P6、P7、P8;NMOS管7个分别是N1、N2、N3、N4、N5、N6、N7和3个反相器INV1、INV2、INV3构成,PMOS管P1的栅极和输入信号D连接,漏极与P2的源极连接,源极和衬底与电源连接;PMOS管P2的栅极接时钟信号CLK,源极与P1的漏极连接,漏极节点A连接,衬底与电源连接;NMOS管N1的栅极与输入信号D连接,源极与N2的漏极连接,漏极节点A连接,衬底与地连接;NMOS管P2的栅极与复位信号Rb连接,源极与N1的漏极连接,漏极和衬底与地连接;PMOS管P3的栅极与复位信号Rb连接,源极和衬底与电源连接,漏极与节点A连接;PMOS管P4的栅极与复位信号R连接,源极和衬底与电源连接,漏极与P5的源极连接;PMOS管P5栅极与时钟信号CLK连接,源极与P4的漏极连接,漏极与节点B连接,衬底接地;NMOS管N3的栅极与节点A连接,源极与N4的漏极连接,漏极与节点B连接,衬底接地;NMOS管N4的栅极接时钟信号CLK,源极和衬底接地,漏极与N3的源极连接;NMOS管N5的栅极与复位信号R连接,源极和衬底与地连接,漏极与节点B连接;PMOS管P6的栅极与节点B连接,源极和衬底与电源连接,漏极与节点C连接,NMOS管N6的栅极与时钟信号CLK连接,源极与N7的漏极连接,漏极与节点C连接,衬底接地;NMOS管N7的栅极与节点B连接,源极和衬底与地连接,漏极与N6的源极连接;PNOS管P7的栅极与复位信号R连接,源极和衬底与电源连接,漏极与节点C连接;PNOS管P8的栅极与时钟信号CLK连接,源极接反相器INV3的输出,漏极接节点C,衬底与电源连接;反相器INV1的输入接节点C,输出接输出端Q;反相器INV2的输入接节点C,输出接反相器INV3的输入;反相器INV3的输入接反相器INV2的输出,输出接P8的源极。其中复位信号Rb和R是一对差分信号,也就是说R为高电平时,Rb为低电平,R为低电平时Rb为高电平,用来对TSPC的工作状态进行控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710751132.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top