[发明专利]移位寄存器单元、驱动方法、栅极驱动电路和显示装置有效

专利信息
申请号: 201710771346.5 申请日: 2017-08-31
公开(公告)号: CN109427277B 公开(公告)日: 2020-11-03
发明(设计)人: 廖力勍;李红敏;董职福;冯思林 申请(专利权)人: 京东方科技集团股份有限公司;合肥京东方光电科技有限公司
主分类号: G09G3/20 分类号: G09G3/20;G11C19/28
代理公司: 北京银龙知识产权代理有限公司 11243 代理人: 许静;刘伟
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括时钟信号调整模块和自控导通模块;时钟信号调整模块具有第一时钟信号输入端、第二时钟信号输入端和时钟信号调整输出端;时钟信号调整模块被构造成在第一时钟信号和第二时钟信号均为第二电平时通过时钟信号调整输出端输出第一电平;自控导通模块被构造成在上拉节点为第一电平时控制时钟信号调整输出端与上拉节点连通,在上拉节点为第二电平时断开时钟信号调整输出端与上拉节点之间的连接。本发明可以增强上拉节点的电位保持特性,从而改善因上拉节点漏电导致的输出波形失真,像素电极误充电的问题,提高移位寄存器单元的整体信赖性。
搜索关键词: 移位寄存器 单元 驱动 方法 栅极 电路 显示装置
【主权项】:
1.一种移位寄存器单元,其特征在于,包括时钟信号调整模块和自控导通模块;所述时钟信号调整模块具有第一时钟信号输入端、第二时钟信号输入端和时钟信号调整输出端;所述自控导通模块分别与所述时钟信号调整输出端和上拉节点连接;所述第一时钟信号输入端加载有第一时钟信号,所述第二时钟信号输入端加载有第二时钟信号;所述第一时钟信号的占空比和所述第二时钟信号的占空比小于50%,所述第一时钟信号与所述第二时钟信号之间的相位差为180。,所述第一时钟信号和所述第二时钟信号具有第一电平和第二电平,其中,所述第一电平为有效工作电平;所述时钟信号调整模块被构造成在所述第一时钟信号和所述第二时钟信号均为第二电平时通过所述时钟信号调整输出端输出第一电平;所述自控导通模块被构造成在所述上拉节点为第一电平时控制所述时钟信号调整输出端与所述上拉节点连通,在所述上拉节点为第二电平时断开所述时钟信号调整输出端与所述上拉节点之间的连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥京东方光电科技有限公司,未经京东方科技集团股份有限公司;合肥京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710771346.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top