[发明专利]一种算术加法掩码转布尔异或掩码的防护电路在审
申请号: | 201710788468.5 | 申请日: | 2017-09-05 |
公开(公告)号: | CN107689863A | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 李军;饶金涛;何卫国 | 申请(专利权)人: | 成都三零嘉微电子有限公司 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 成都九鼎天元知识产权代理有限公司51214 | 代理人: | 邓世燕 |
地址: | 610041 四川省成都市高新区云华*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种算术加法掩码转布尔异或掩码的防护电路,设A为需要被掩盖的敏感数据,M为随机数掩码,输入信号为T和M,电路构成如下T分别接入第一非门和并行前缀加法器的输入端;M接入第二非门后接入并行前缀加法器另一个输入端;并行前缀加法器的每级进位输出和第一非门的输出分别接入异或门,异或门输出最终结果本发明的防护电路只包括简单的组合逻辑电路,并行实现了逻辑的转换,另一方面降低了电路的复杂度,有效减小电路面积和成本。该电路将并行前缀加法器的原理应用在该转换电路中,能有效提高电路的执行效率,该防护电路中实现了无中间值泄露的安全逻辑的转换,可以有效的抵抗侧信道的能量分析攻击、电磁攻击分析。 | ||
搜索关键词: | 一种 算术 加法 掩码 布尔 防护 电路 | ||
【主权项】:
一种算术加法掩码转布尔异或掩码的防护电路,其特征在于:设A为需要被掩盖的敏感数据,M为随机数掩码,输入信号为T和M,输入信号T分别接入第一非门和并行前缀加法器的输入端,输入信号M接入第二非门后接入并行前缀加法器的另一个输入端,并行前缀加法器的每一级进位输出和第一非门的输出接入异或门,并输出最终结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都三零嘉微电子有限公司,未经成都三零嘉微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710788468.5/,转载请声明来源钻瓜专利网。