[发明专利]基于CIC内插滤波器的超声相控阵延时实现方法在审

专利信息
申请号: 201710791048.2 申请日: 2017-09-05
公开(公告)号: CN107764900A 公开(公告)日: 2018-03-06
发明(设计)人: 李杏华;刘培露;邢艳蕾;高凌妤 申请(专利权)人: 天津大学
主分类号: G01N29/22 分类号: G01N29/22
代理公司: 天津市北洋有限责任专利代理事务所12201 代理人: 刘国威
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及高精度延时以及快速检测,为提出超声相控阵延时实现方法,实现1ns的高精度延时。本发明,基于CIC内插滤波器的超声相控阵延时实现方法,包括如下步骤先利用锁相环PLL将晶振时钟倍频,再依照如下8倍内插CIC滤波器算法的公式通过内插将倍频后的晶振时钟内插,从而实现数字上变频其中,k表示时刻,N为输入序列x(k)的长度,x1(k)、x2(k)、x3(k)分别表示x(k)通过第一级、第二级、第三级梳状器后的序列,其余依次类推,x(n)表示8倍内插x3(k)后的序列,x1(n)、x2(n)、x3(n)分别表示x(n)通过第一级、第二级、第三级积分器后的序列,其余依次类推,内插后的相邻两路信号相差实现延时。本发明主要应用于高精度延时以及快速检测。
搜索关键词: 基于 cic 内插 滤波器 超声 相控阵 延时 实现 方法
【主权项】:
一种基于CIC内插滤波器的超声相控阵延时实现方法,其特征是,包括如下步骤:先利用锁相环PLL(Phase‑Locked Loop)将晶振时钟倍频,再依照如下8倍内插CIC滤波器算法的公式通过内插将倍频后的晶振时钟内插从而实现数字上变频:y(n)=x(k)+42x(k-1)+21x(k-2),n=8k3x(k)+46x(k-1)+15x(k-2),n=8k+16x(k)+48x(k-1)+10x(k-2),n=8k+210x(k)+48x(k-1)+6x(k-2),n=8k+315x(k)+46x(k-1)+3x(k-2),n=8k+421x(k)+42x(k-1)+x(k-2),n=8k+528x(k)+36x(k-1),n=8k+636x(k)+28x(k-1),n=8k+7---(9)]]>其中,k表示时刻,N为输入序列x(k)的长度,x1(k)、x2(k)、x3(k)分别表示x(k)通过第一级、第二级、第三级梳状器后的序列,其余依次类推,x(n)表示8倍内插x3(k)后的序列,x1(n)、x2(n)、x3(n)分别表示x(n)通过第一级、第二级、第三级积分器后的序列,其余依次类推,内插后的相邻两路信号相差实现延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710791048.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top