[发明专利]基于FPGA的数据存储通路系统在审

专利信息
申请号: 201710820767.2 申请日: 2017-09-13
公开(公告)号: CN107656881A 公开(公告)日: 2018-02-02
发明(设计)人: 王加庆;秦琦;吴南健 申请(专利权)人: 中国科学院半导体研究所
主分类号: G06F12/0868 分类号: G06F12/0868;G06F12/0877;G06F12/0893;G06F11/30;G06F11/32
代理公司: 中科专利商标代理有限责任公司11021 代理人: 任岩
地址: 100083 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开提供了一种基于FPGA的数据存储通路系统,包括数据源接口模块(1),用于接受数据源传来的数据;DDR缓存接口模块(2),用于对进出DDR存储芯片的数据提供缓存接口;外部存储接口模块(5),用于对进出外部存储器的数据提供接口;DDR缓存控制模块(3),与数据源接口模块(1)、DDR缓存接口模块(2)和外部存储接口模块(5)相连接,用于通过数据源接口模块(1)监控数据读取状态,根据该状态将数据存储至DDR存储芯片或将从DDR存储芯片读取的数据存储至外部存储器。本公开结构简单、器件要求低、成本低廉,可广泛应用于需要进行大数据量高速实时存储的场合。
搜索关键词: 基于 fpga 数据 存储 通路 系统
【主权项】:
一种基于FPGA的数据存储通路系统,包括:数据源接口模块(1),用于接受数据源传来的数据;DDR缓存接口模块(2),用于对进出DDR存储芯片的数据提供缓存接口;外部存储接口模块(5),用于对进出外部存储器的数据提供接口;DDR缓存控制模块(3),与数据源接口模块(1)、DDR缓存接口模块(2)和外部存储接口模块(5)相连接,用于通过数据源接口模块(1)监控数据读取状态,根据该状态将数据存储至DDR存储芯片或将从DDR存储芯片读取的数据存储至外部存储器;其中,数据源接口模块(1)、DDR缓存接口模块(2)、DDR缓存控制模块(3)及外部存取接口模块(5)基于FPGA实现。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710820767.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top