[发明专利]基于FPGA的数据存储通路系统在审
申请号: | 201710820767.2 | 申请日: | 2017-09-13 |
公开(公告)号: | CN107656881A | 公开(公告)日: | 2018-02-02 |
发明(设计)人: | 王加庆;秦琦;吴南健 | 申请(专利权)人: | 中国科学院半导体研究所 |
主分类号: | G06F12/0868 | 分类号: | G06F12/0868;G06F12/0877;G06F12/0893;G06F11/30;G06F11/32 |
代理公司: | 中科专利商标代理有限责任公司11021 | 代理人: | 任岩 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开提供了一种基于FPGA的数据存储通路系统,包括数据源接口模块(1),用于接受数据源传来的数据;DDR缓存接口模块(2),用于对进出DDR存储芯片的数据提供缓存接口;外部存储接口模块(5),用于对进出外部存储器的数据提供接口;DDR缓存控制模块(3),与数据源接口模块(1)、DDR缓存接口模块(2)和外部存储接口模块(5)相连接,用于通过数据源接口模块(1)监控数据读取状态,根据该状态将数据存储至DDR存储芯片或将从DDR存储芯片读取的数据存储至外部存储器。本公开结构简单、器件要求低、成本低廉,可广泛应用于需要进行大数据量高速实时存储的场合。 | ||
搜索关键词: | 基于 fpga 数据 存储 通路 系统 | ||
【主权项】:
一种基于FPGA的数据存储通路系统,包括:数据源接口模块(1),用于接受数据源传来的数据;DDR缓存接口模块(2),用于对进出DDR存储芯片的数据提供缓存接口;外部存储接口模块(5),用于对进出外部存储器的数据提供接口;DDR缓存控制模块(3),与数据源接口模块(1)、DDR缓存接口模块(2)和外部存储接口模块(5)相连接,用于通过数据源接口模块(1)监控数据读取状态,根据该状态将数据存储至DDR存储芯片或将从DDR存储芯片读取的数据存储至外部存储器;其中,数据源接口模块(1)、DDR缓存接口模块(2)、DDR缓存控制模块(3)及外部存取接口模块(5)基于FPGA实现。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710820767.2/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置