[发明专利]综合化通信系统多核处理器可重构体系结构在审
申请号: | 201711008724.0 | 申请日: | 2017-10-25 |
公开(公告)号: | CN107943744A | 公开(公告)日: | 2018-04-20 |
发明(设计)人: | 邢添翔 | 申请(专利权)人: | 西南电子技术研究所(中国电子科技集团公司第十研究所) |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F15/80;G06F9/50 |
代理公司: | 成飞(集团)公司专利中心51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种综合化通信系统多核处理器可重构体系结构。利用本发明可以极大的简化了综合化通信系统的体积和复杂度。本发明采用下述技术方案予以实现在多核处理器的每一个子核心通信波形程序指定统一的入口函数地址,通过同步锁的方式实现外设的互斥使用,组成多通信波形运行的可重构结构;在可重构结构中,其中一子核心作为整个多核处理器的管理中心,子核的通信波形通过相应的子核心编号获取管理核心分配的指定资源;子核心负责每个子核通信波形的波形加载、波形卸载、波形切换、波形在线升级和波形在线部署管理;其余每个子核在管理子核心的控制下,加载相同或不相同的独立通信波形,实现多通信波形在同一处理器的同时部署运行。 | ||
搜索关键词: | 综合 通信 系统 多核 处理器 可重构 体系结构 | ||
【主权项】:
一种综合化通信系统多核处理器可重构体系结构,包括:采用外部输入控制命令的外部管理系统;采用一个主核处理器Mng Core0,多个从核Core1、Core2…CoreN结构的多核数字信号处理器核间架构;采用预先存储多种波形组件的外部存储器,其特征在于:多核处理器的每一个子核心通信波形程序指定统一的入口函数地址,共享整个多核处理器的所有外设,通过同步锁的方式实现外设的互斥使用,组成多通信波形运行的可重构结构;在可重构结构中,其中一子核心Mng Core0作为整个多核处理器的管理中心,子核的通信波形通过相应的子核心编号获取管理核心Mng Core0分配的指定资源;该子核心Mng Core0作为管理核心通过分时复用的方式加载并运行各种预定的波形,负责每个子核Core1、Core2…Core n通信波形的波形加载、波形卸载、波形切换、波形在线升级和波形在线部署管理;其余每个子核Core1、Core2…CoreN在管理子核心Mng Core0的控制下,加载相同或不相同的独立通信波形,实现多通信波形在同一处理器的同时部署运行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南电子技术研究所(中国电子科技集团公司第十研究所),未经西南电子技术研究所(中国电子科技集团公司第十研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711008724.0/,转载请声明来源钻瓜专利网。