[发明专利]一种FPGA、FPGA处理信息的方法、加速装置有效
申请号: | 201711086045.5 | 申请日: | 2017-11-07 |
公开(公告)号: | CN107888337B | 公开(公告)日: | 2020-11-20 |
发明(设计)人: | 刘培 | 申请(专利权)人: | 锐捷网络股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L12/801;H04L12/861 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 350002 福建省福州市仓*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供一种FPGA、FPGA处理信息的方法、加速装置,用以解决现有技术中在OpenCL开发平台下,通过FPGA处理以太网报文时,需要配置专用的网卡,且数据传输过程的周期长、延时高的技术问题。其中,一种FPGA,包括:内核kernel单元,用于处理待处理信息;以太网引擎单元,与位于所述FPGA外部的以太网接口连接,以及与所述kernel单元通过流传输接口连接,用于在所述kernel单元与所述FPGA外部进行以太网数据交互的过程中,在所述以太网接口与流传输接口间进行比特流、以太网帧的格式转换。 | ||
搜索关键词: | 一种 fpga 处理 信息 方法 加速 装置 | ||
【主权项】:
一种现场可编程门阵列FPGA,其特征在于,所述FPGA包括:内核kernel单元,用于处理待处理信息;以太网引擎单元,与位于所述FPGA外部的以太网接口连接,以及与所述kernel单元通过流传输接口连接,用于在所述kernel单元与所述FPGA外部进行以太网数据交互的过程中,在所述以太网接口与流传输接口间进行比特流、以太网帧的格式转换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于锐捷网络股份有限公司,未经锐捷网络股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711086045.5/,转载请声明来源钻瓜专利网。
- 信息记录介质、信息记录方法、信息记录设备、信息再现方法和信息再现设备
- 信息记录装置、信息记录方法、信息记录介质、信息复制装置和信息复制方法
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录设备、信息重放设备、信息记录方法、信息重放方法、以及信息记录介质
- 信息存储介质、信息记录方法、信息重放方法、信息记录设备、以及信息重放设备
- 信息存储介质、信息记录方法、信息回放方法、信息记录设备和信息回放设备
- 信息记录介质、信息记录方法、信息记录装置、信息再现方法和信息再现装置
- 信息终端,信息终端的信息呈现方法和信息呈现程序
- 信息创建、信息发送方法及信息创建、信息发送装置