[发明专利]液晶显示装置的驱动系统及驱动方法有效
申请号: | 201711125412.8 | 申请日: | 2017-11-14 |
公开(公告)号: | CN107731190B | 公开(公告)日: | 2020-01-31 |
发明(设计)人: | 张先明 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 44265 深圳市德力知识产权代理事务所 | 代理人: | 林才桂 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种液晶显示装置的驱动系统及驱动方法。该系统中增设有电平分析模块,能够利用电平分析模块判断时钟输入信号的高电平或低电平的持续时长是否超过预设的时长阈值,并在所述时钟输入信号的高电平或低电平的持续时长超过预设的时长阈值时,控制所述电平移位芯片相应输出高电平或低电平的时钟输出信号,而在所述时钟输入信号的高电平或低电平的持续时长小于预设的时长阈值时,判定该电平为噪声干扰电平,所述电平分析模块控制所述电平移位芯片维持当前的时钟输出信号的电平不变,能够有效防止噪声对时钟输出信号的波形产生影响,保证了时钟输出信号的正常输出,避免液晶显示装置出现显示不良。 | ||
搜索关键词: | 液晶 显示装置 驱动 系统 方法 | ||
【主权项】:
1.一种液晶显示装置的驱动系统,其特征在于,包括:时序控制器(1)、与时序控制器(1)电性连接的电平判断模块(21)、与所述电平判断模块(21)电性连接的电平分析模块(22)及与所述电平分析模块(22)的电性连接的电平移位芯片(2);/n所述电平判断模块(21),用于从时序控制器(1)接收时钟输入信号(CK_in),并将时钟输入信号(CK_in)的电平与预设的第一参考电平(Vref1)进行比较,并在所述时钟输入信号(CK_in)的电平大于第一参考电平(Vref1)时,向所述电平分析模块(22)输出高电平,及用于在所述时钟输入信号(CK_in)的电平小于第一参考电平(Vref1)时,向所述电平分析模块(22)输出低电平;/n所述电平分析模块(22),用于判断所述电平判断模块(21)输出的高电平或低电平的持续时长是否超过预设的时长阈值,并在所述电平判断模块(21)输出的高电平的持续时长超过预设的时长阈值时,控制所述电平移位芯片(2)输出高电平的时钟输出信号(CK_out),及用于在所述电平判断模块(21)输出的低电平的持续时长超过预设的时长阈值时,控制所述电平移位芯片(2)输出低电平的时钟输出信号(CK_out),及用于在所述电平判断模块(21)输出的高电平或低电平的持续时长小于或等于预设的时长阈值时,控制所述电平移位芯片(2)维持当前时钟输出信号(CK_out)的电平不变;/n所述电平判断模块(21)包括:第一比较器(CP1),所述第一比较器(CP1)的正相输入端电性连接时序控制器(1),接收时钟输入信号(CK_in),反相输入端接收第一参考电平(Vref1),输出端电性连接电平分析模块(22);/n所述电平分析模块(22)包括:第一电阻(R1)、第二电阻(R2)、二极管(D1)、电容(C1)、第二比较器(CP2)及第三比较器(CP3);/n所述第一电阻(R1)的第一端电性连接第一比较器(CP1)的输出端,第二端电性连接第二电阻(R2)的第一端;所述第二电阻(R2)的第二端电性连接第一节点(Q);所述二极管(D1)的正极电性连接第一电阻(R1)的第二端,负极电性连接第一节点(Q);所述电容(C1)的第一端电性连接第一节点(Q),第二端接地;所述第二比较器(CP2)的正相输入端电性连接第一节点(Q),反相输入端接入第二参考电平(Vref2),输出端电性连接电平移位芯片(2);所述第三比较器(CP3)的正相输入端电性连接第一节点(Q),反相输入端接入第三参考电平(Vref3),输出端电性连接电平移位芯片(2);/n所述第二参考电平(Vref2)大于第三参考电平(Vref3)。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711125412.8/,转载请声明来源钻瓜专利网。