[发明专利]一种基于NUMA架构的非易失内存验证平台在审
申请号: | 201711140593.1 | 申请日: | 2017-11-16 |
公开(公告)号: | CN107894931A | 公开(公告)日: | 2018-04-10 |
发明(设计)人: | 周亮 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07 |
代理公司: | 济南舜源专利事务所有限公司37205 | 代理人: | 张亮 |
地址: | 450000 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请发明一种基于NUMA架构的非易失内存验证平台,包括四颗FPGA,8个DDR3 UDIMM槽,2个SO‑DIMM卡槽,非易失内存条插在DDR3 UDIMM上,总线上的数据最终存入DDR3 SO‑DIMM。该非易失内存验证平台填补了国内该方向的空白,并为今后相关领域的开发提供有力的技术支持,极大地提高了研发测试、生产效率。 | ||
搜索关键词: | 一种 基于 numa 架构 非易失 内存 验证 平台 | ||
【主权项】:
一种基于NUMA架构的非易失内存验证平台,其特征在于,该平台具体包括:四颗FPGA,分别为F0,F1,F2,F3;8个DDR3UDIMM槽,2个SO‑DIMM卡槽;该非易失内存验证平台与Intel CPU平台通过背板相连;其中,该Intel CPU平台包括4路Intel服务器,分别为CPU0、CPU1、CPU2、CPU3,每个CPU的一组QPI总线通过背板连出;F0与CPU0、CPU1的QPI总线通过背板相连,F2与CPU2、CPU3的QPI总线通过背板相连;F0和F2通过高速互联总线相连;F0、F2负责将QPI总线协议转化为NI总线;F1、F3负责将NI总线数据转化成DDR3数据,存入DDR3SO‑DIMM,同时DDR3SO‑DIMM作为缓存,将数据存入非易失内存条,非易失内存条插在DDR3UDIMM上面。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711140593.1/,转载请声明来源钻瓜专利网。