[发明专利]一种处理高速数据的设备和方法在审
申请号: | 201711191802.5 | 申请日: | 2017-11-24 |
公开(公告)号: | CN107846284A | 公开(公告)日: | 2018-03-27 |
发明(设计)人: | 陈钰龙;周爱明;王大波;梁活强;闲新仔;雷龙云;周柳奇 | 申请(专利权)人: | 广东惠利普路桥信息工程有限公司 |
主分类号: | H04L12/02 | 分类号: | H04L12/02;H04L12/10;H04L29/08 |
代理公司: | 北京中济纬天专利代理有限公司11429 | 代理人: | 袁艳君 |
地址: | 528400 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种处理高速数据的设备,包括数据交换接口、CPU、第一FPGA芯片、第二FPGA芯片和供电系统,供电系统通过降噪电路分别与CPU、第一FPGA芯片和第二FPGA芯片连接,降噪电路包括初级滤波电路、功率放大电路和尾端滤波电路组成,处理高速数据的方法步骤为,S1数据输入;S2数据处理;S3数据输出与储存,数据的输入与输出均通过数据交换接口完成本发明结构简单、设计合理,数据通过CPU1、第一FPGA芯片和第二FPGA芯片的配合进行处理,由于设置了写入有FGPA程序的第二FGPA芯片,无需等待第一FPGA芯片内置FGPA程序的更新,使得数据处理适合各种场景,同时电流信号的输出非常稳定,保证数据输入、处理、存储和输出的正常进行。 | ||
搜索关键词: | 一种 处理 高速 数据 设备 方法 | ||
【主权项】:
一种处理高速数据的设备,包括数据交换接口、CPU、第一FPGA芯片、第二FPGA芯片和供电系统,其特征在于,所述第二FGPA芯片与第一FGPA芯片相接,第二FGPA芯片加载有FGPA程序;所述CPU1分别与第一FPGA芯片和第二FPGA芯片相接;所述供电系统通过降噪电路分别与CPU、第一FPGA芯片和第二FPGA芯片连接,降噪电路包括初级滤波电路、功率放大电路和尾端滤波电路组成;所述初级滤波电路为由第一电感和第一电容构成的第一RC滤波电路;所述尾端滤波电路包括第二电感和第二电容组成的第二RC滤波电路、第三电感和第三电容组成的第三RC滤波电路与第四电感和第四电容组成的第四滤波RC电路;所述功率放大电路包括三极管,三极管的集电极通过第一电阻连接有电源,三极管的基极与第一RC滤波电路的输出节点连接,三极管的集电极通过第三电阻与第二RC滤波电路的输出节点连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东惠利普路桥信息工程有限公司,未经广东惠利普路桥信息工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711191802.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种铁道断路器的极柱
- 下一篇:用于制造隔膜组件的方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置