[发明专利]一种改进的高速缓存伪最近最少使用数据替换方法在审
申请号: | 201711210107.9 | 申请日: | 2017-11-28 |
公开(公告)号: | CN108182153A | 公开(公告)日: | 2018-06-19 |
发明(设计)人: | 梁成豪;黄乐天 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F12/12 | 分类号: | G06F12/12 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及多路组相连高速缓存架构的伪最近最少使用替换方法的改进。利用额外的数量较少的寄存器数目以及标志位数目来改善高速缓存的伪最近最少使用替换方法,使之更加逼近真实最近最少使用替换方法。随着路数的增加,对于接近根节点的伪最近最少使用控制树的节点,可以适当放松对其辅助移位寄存器记录值的要求来在选择替换数据时进行猜测选择。 | ||
搜索关键词: | 最近最少使用 替换 高速缓存 高速缓存架构 移位寄存器 数据替换 替换数据 标志位 根节点 寄存器 多路 路数 逼近 改进 放松 记录 | ||
【主权项】:
1.用于处理器高速缓存系统的一组标志寄存器以及用于记录高速缓存访问的一组移位寄存器,将树状管理的伪最近最少使用替换方法用到的控制位分为“引入错误的控制位”和“未引入错误的控制位”,处理器在每次访问多路组相联高速缓存数据时,会将一系列标志寄存器移位存入相应“引入错误的控制位”的移位寄存器中,在进行替换数据选择时,高速缓存替换部件利用伪最近最少使用控制位以及记录在自身移位寄存器中的数据进行综合判断,并且后者的优先级要高于前者。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711210107.9/,转载请声明来源钻瓜专利网。