[发明专利]一种基于FPGA的ARINC659总线测试系统在审

专利信息
申请号: 201711281081.7 申请日: 2017-12-06
公开(公告)号: CN108170563A 公开(公告)日: 2018-06-15
发明(设计)人: 邓轲;田泽;王泉;淮治华 申请(专利权)人: 中国航空工业集团公司西安航空计算技术研究所
主分类号: G06F11/22 分类号: G06F11/22
代理公司: 中国航空专利中心 11008 代理人: 王迪
地址: 710000 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于计算‑电数字数据处理技术,涉及一种基于FPGA的ARINC659总线测试系统,包括FPGA数据采集配置电路、总线收发器、PCI总线、ARINC659总线、CPU处理器;FPGA数据采集配置电路与ARINC659总线之间通过总线收发器连接,FPGA数据采集配置电路通过PCI总线与CPU处理器连接,FPGA数据采集配置电路对ARINC659总线数据采样,对采样数据进行滤波,滤波后数据进行解码、校验、拼接后,将拼接完成数据与CPU处理器进行通信;CPU处理器将来自FPGA数据采集配置电路的数据通过以太网接口传输给宿主主机。本发明基于FPGA的ARINC659总线测试系统通过系统架构的优化有效提高了系统的效率,并能满足对ARINC659总线高效快速定位与分析总线状态行为。 1
搜索关键词: 配置电路 数据采集 总线测试系统 总线 总线收发器 滤波 拼接 电数字数据处理 以太网接口 解码 采样数据 高效快速 数据通过 宿主主机 系统架构 总线数据 总线状态 校验 采样 传输 通信 优化 分析
【主权项】:
1.一种基于FPGA的ARINC659总线测试系统,其特征在于,包括FPGA数据采集配置电路、总线收发器、PCI总线、ARINC659总线、CPU处理器;

FPGA数据采集配置电路与ARINC659总线之间通过总线收发器连接,FPGA数据采集配置电路通过PCI总线与CPU处理器连接,

FPGA数据采集配置电路对ARINC659总线数据采样,对采样数据进行滤波,滤波后数据进行解码、校验、拼接后,将拼接完成数据与CPU处理器进行通信;

CPU处理器将来自FPGA数据采集配置电路的数据通过以太网接口传输给宿主主机。

2.根据权利要求1所述的一种基于FPGA的ARINC659总线测试系统,其特征在于,FPGA数据采集配置电路包括:

采样单元,采用高频时钟对ARINC659总线数据采样,并对数据打本地时标,以约定格式输出;

滤波单元,对采样单元处理后的总线数据进行数据恢复与去毛刺处理;

检测单元,对滤波单元滤波后的数据首先判断是同步消息还是数据消息,如果为同步消息则直接传送监控单元,如果为数据消息则将接受的数据进行解码并校验,校验后的数据与校验状态进行拼接,拼接成一个32位的数据传送到监控单元

监控单元,将32位数据与CPU之间通信。

3.根据权利要求1所述的一种基于FPGA的ARINC659总线测试系统,其特征在于,CPU处理器通关过以太网连接到宿主主机,系统测试的简单化。

4.根据权利要求1所述的一种基于FPGA的ARINC659总线测试系统,其特征在于,所述ARINC659总线由时钟线、串行数据线以及信号伴随地和总线带隙地组成。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711281081.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top