[发明专利]一种具有温度、工艺补偿功能的毛刺检测电路有效
申请号: | 201711370762.0 | 申请日: | 2017-12-19 |
公开(公告)号: | CN108169694B | 公开(公告)日: | 2020-01-21 |
发明(设计)人: | 冯纯益;朱翔;胡杨川;范伟力;廖乾兰;程福军 | 申请(专利权)人: | 成都三零嘉微电子有限公司 |
主分类号: | G01R31/40 | 分类号: | G01R31/40;G01R19/165 |
代理公司: | 51214 成都九鼎天元知识产权代理有限公司 | 代理人: | 詹永斌;刘涛 |
地址: | 610041 四川省成都市高新区云华*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种具有温度、工艺补偿功能的毛刺检测电路,温度工艺补偿电压生成和偏置电流生成电路输出的补偿电压连接第一低通滤波电路输入端、高通滤波电路输出端和第四PMOS管的源极,温度工艺补偿电压生成和偏置电流生成电路输出的偏置电流连接第三PMOS管和第四PMOS管的漏极并作为输出信号;第一低通滤波电路输出端连接第三PMOS管的源极,第三PMOS管的栅极连接电源VDD和第二低通滤波电路的输入端;第四PMOS管的源极还连接高通滤波电路,高通滤波电路与电源VDD相连,第四PMOS管的栅极连接第二低通滤波电路。本发明电路结构简单、工作稳定可靠,可对温度和工艺偏差起到很好的补偿作用且使用范围较广。 | ||
搜索关键词: | 低通滤波电路 高通滤波电路 补偿电压 源极 偏置电流生成电路 毛刺检测电路 工艺补偿 温度工艺 栅极连接 输入端 电源 输出端连接 补偿作用 电路结构 工艺偏差 工作稳定 偏置电流 输出信号 输出 输出端 漏极 | ||
【主权项】:
1.一种具有温度、工艺补偿功能的毛刺检测电路,其特征在于:它包括温度工艺补偿电压生成和偏置电流生成电路、第三PMOS管、第四PMOS管、第一低通滤波电路、第二低通滤波电路和高通滤波电路;/n温度工艺补偿电压生成和偏置电流生成电路输出的补偿电压连接第一低通滤波电路输入端、高通滤波电路输出端和第四PMOS管的源极,温度工艺补偿电压生成和偏置电流生成电路输出的偏置电流连接第三PMOS管和第四PMOS管的漏极并作为输出信号;/n第一低通滤波电路输出端连接第三PMOS管的源极,第三PMOS管的栅极连接电源VDD和第二低通滤波电路的输入端;/n第四PMOS管的源极还连接高通滤波电路的输出端,高通滤波电路的输入端与电源VDD相连,第四PMOS管的栅极连接第二低通滤波电路的输出端,第四PMOS管的漏极接OUT输出端;/n温度工艺补偿电压生成和偏置电流生成电路包括n个补偿电压生成基本单元、第一PMOS管、第二PMOS管、第一NMOS管和第二NMOS管,n个补偿电压生成基本单元包括第1补偿电压生成基本单元;…;第n补偿电压生成基本单元;/n第1补偿电压生成基本单元包括第一单元PMOS管I、第一单元PMOS管II;…;第n补偿电压生成基本单元由第n单元PMOS管I、第n单元PMOS管II;/n第一单元PMOS管I源极作为补偿电压生成基本单元的输入端连接电源VDD,第一单元PMOS管I栅极连接第一单元PMOS管II的栅极和漏极作为补偿电压生成基本单元的输出端,第一单元PMOS管I漏极连接第一单元PMOS管II的源极并作为补偿电压输出;/n第2补偿电压生成基本单元由第二单元PMOS管I和第二单元PMOS管II组成,第二单元PMOS管I源极作为第2补偿电压生成基本单元的输入端连接第1补偿电压生成基本单元的输出端,第二单元PMOS管I栅极连接第二单元PMOS管II的栅极和漏极作为第二补偿电压生成基本单元的输出端,第二单元PMOS管I漏极与第二单元PMOS管II源极串接;/n当n=2时,第2补偿电压生成基本单元的输出端即为第n补偿电压生成基本单元的输出端;/n当n大于2时,与第2补偿电压生成基本单元连接的后续补偿电压生成基本单元与第2补偿电压生成基本单元的结构一致,且第2个补偿电压生成基本单元的后续补偿电压生成基本单元依次级联;其中,最后一个第n单元PMOS管I栅极连接第n单元PMOS管II的栅极和漏极并连接到地GND,第n单元PMOS管I漏极连接第n单元PMOS管II的源极,第n单元PMOS管I源极作为第n个补偿电压生成基本单元的输入端连接上一个补偿电压生成基本单元的输出;/n第一NMOS管的栅极与第一NMOS管的漏极相连并连接第二NMOS管的栅极和第二PMOS管的漏极;第一NMOS管的源极接地,第二NMOS管的源极接地;/n第二PMOS管栅极与第一PMOS管栅极相连并连接至第一单元PMOS管II漏极,第一PMOS管源极接电源VDD;/n第一低通滤波电路包括第一电阻和第一电容,第一电阻接第一单元PMOS管I漏极,第一电阻与第一电容串接后其公共节点连接第三PMOS管的源极;/n第二低通滤波电路包括第二电阻和第二电容,第二电阻的一端分别连接电源VDD和第三PMOS管的栅极,第二电阻的另一端分别连接第四PMOS管的栅极和第二电容,第二电容接地;/n高通滤波电路包括第三电容,第三电容的一端接电源VDD,第三电容的另一端分别接第一PMOS管的漏极和第四PMOS管的源极;/n第三PMOS管、第四PMOS管和第二NMOS管的漏极相连并接到OUT端。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都三零嘉微电子有限公司,未经成都三零嘉微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711370762.0/,转载请声明来源钻瓜专利网。